Вопросы к экзамену по курсу «Вычислительные системы, сети и телекоммуникации»

Вид материалаВопросы к экзамену
Подобный материал:
Вопросы к экзамену по курсу

«Вычислительные системы, сети и телекоммуникации»

для группы У2-05, У2-06
  1. Способы представления чисел. Представление чисел с фиксированной точкой. Представление чисел с плавающей запятой. Диапазон и точность представления чисел.
  2. Машинные формы представления чисел с фиксированной запятой. Прямой, обратный и дополнительный коды.
  3. Модифицированные обратный и дополнительный коды и их прикладное значение.
  4. Основные понятия алгебры логики: логическая переменная, логическая функция. Элементарные логические функции.
  5. Преобразование логических функций. Эквивалентность логических функций. Элементарные эквивалентности.
  6. Способы представления функций алгебры логики. Таблица истинности. Совершенная дизъюнктивная нормальная форма. Совершенная конъ­юнктивная нормальная форма.
  7. Функции алгебры логики. Функционально-полные системы элементарных логических функций.
  8. Минимизация логических функций.
  9. Системы логических элементов. Основные параметры. Условно-графические обозначения элементов, выполняющих элементарные логические функции.
  10. Назначение, основные параметры и условно-графические обозначения элементов: сумматор, дешифратор, триггер, регистр, двоичный счетчик.
  11. Принципы Неймана построения ЭВМ.
  12. Структура однопрограммной ЭВМ. Назначение и взаимосвязь ее основных устройств.
  13. Команда и ее формат. Взаимосвязь формата команды и основных параметров ЭВМ.
  14. Системы кодирования команд. Структура одно-, двух-, трех-, четырехадресной ЭВМ. Естественный и принудительный порядок выполнения программы.
  15. Основные режимы адресации операндов: непосредственный, прямой (регистровый и к оперативной памяти), косвенный (через регистр и через ячейку оперативной памяти), относительный, базовый индексный. Зависимость длины поля адреса и времени выборки операнда от режима адресации.
  16. Цикл выполнения команды. Взаимодействие основных узлов и устройств ЭВМ при автоматическом выполнении команды в трехадресной ЭВМ.
  17. Структура микропроцессора 8086, состав и назначение его основных блоков.
  18. Конвейерная организация работы ЭВМ. Ступени конвейера. Оценка производительности микропроцессора при конвейерной организации работы.
  19. Типы конфликтов в конвейере. Конфликты по управлению, конфликты по данным, структурные конфликты и методы уменьшения их влияния на снижение производительности микропроцессора.
  20. Структура 32-разрядного микропроцессора. Особенности работы микропроцессора в реальном и защищенном режимах.
  21. Система управления памятью. Назначение. Основные функции. Организация виртуальной памяти.
  22. Структура мультипрограммной ЭВМ и особенности ее функционирования. Основные характеристики работы ЭВМ в мультипрограммном режиме.
  23. Мультипрограммный режим работы компьютера. Дисциплины распределения ресурсов.
  24. Режимы работы мультипрограммных ЭВМ.
  25. Запоминающие устройства: назначение, основные параметры, классификация. Иерархическая структура ЗУ современных ЭВМ.
  26. Назначение и принципы работы кэш-памяти.
  27. Организация памяти в ЭВМ типа IBM PC. Формирования физического адреса при сегментно-страничной организация памяти.
  28. Прерывания. Последовательность действий компьютера при обработке запросов прерываний. Назначение и структура контроллера приоритетных прерываний.
  29. Классификация прерываний. Обработка прерываний в реальном режиме. Таблица векторов прерываний.
  30. Организация защиты памяти в персональной ЭВМ. Назначение. Способы защиты. Защита при управлении памятью. Защита по привилегиям.
  31. Этапы развития архитектуры микропроцессоров.
  32. Технология обработки информации MMX, SSE, SSE-2.
  33. Микропроцессор Pentium 4: структура, архитектурные особенности.
  34. Пути повышения производительности микропроцессоров. Классические направления. Отличительные черты микропроцессоров с архитектурой EPIC, CMP, SMT.
  35. Архитектура микропроцессора Itanium.
  36. Принципы построения микропроцессоров с RISC-архитектурой.
  37. Микропроцессоры POWER4 и POWER7: структура, типичные особенности RISC-архитектуры и многоядерных микропроцессоров.
  38. Развитие архитектуры микропроцессоров фирмы Intel. МП Sandy Bridge.
  39. Оценка производительности микропроцесссоров.
  40. Основные конфигурации мультимикропроцессорных систем. SMP-системы. NUMA-системы. Кластеры. MPP-системы.
  41. Классификация вычислительных сетей.
  42. Основные характеристики локальных вычислительных сетей.
  43. Сетевое оборудование локальных вычислительных сетей.
  44. Среда передачи данных вычислительной сети. Кабельные системы.
  45. Локальные вычислительные сети. Способы доступа к среде передачи данных.
  46. Уровни взаимодействия компьютеров в сетях.
  47. Модель взаимодействия открытых систем ISO/OSI.
  48. Основные топологии локальных вычислительных сетей. Достоинства и недостатки ЛВС с различной топологией.
  49. Локальные вычислительные сети. Основные характеристики сетей Ethernet, Token Ring.


На экзамене можно пользоваться структурной схемой микропроцессоров Pentium 4, Itanium, Power 4, Power 7, Sandy Bridge.


Основная литература
  1. 004/Г95 Гуров В.В., Чуканов В.О. Основы теории и организации ЭВМ. - М.: Интернет-университет информационных технологий. БИНОМ. Лаборатория знаний, 2006.- 272 с.
  2. Гуров В.В., Чуканов В.О. ссылка скрыта
  3. Гуров В.В., Чуканов В.О. ссылка скрыта. - М.: Интернет-университет информационных технологий.
  4. 004/Г95 Гуров В.В. Архитектура микропроцессоров: – Интернет-университет информационных технологий; БИНОМ. Лаборатория знаний, 2010. - 272 с. ссылка скрыта
  5. Гуров В.В. Архитектура микропроцессоров. ­ - М.: Изд. БИНОМ, 2010. 272 с.
  6. ссылка скрыта
  7. Что нам ждать от Power7? - ссылка скрыта, № 03, 2010
  8. IBM Power7: восьмиядерный процессор с частотой 4.0 ГГц. - Электронный ресурс:. lockers.ru/
  9. Некоторые технологические особенности систем на базе POWER7 - Электронный ресурс: ag.ru/articles/
  10. Sandy Bridge: микроархитектура Intel следующего поколения terra.ru/terralab/platform/559825/
  11. Владимир Романченко Микроархитектура Intel Sandy Bridge s.ru/guide/intel-sandy-bridge, s.ru/guide/intel_sandy_bridge_2, s.ru/guide/intel_sandy_bridge_3
  12. Sandy Bridge: Intel Core второго поколения u/cpu/sandy_bridge/index.php


Дополнительная литература

  1. 004/А92 Атовмян И.О. Архитектура вычислительных систем. – М.: Изд. МИФИ, 2002.
  2. 004/Б88 Брайдо В.Л., Ильина О.П. Архитектура ЭВМ и систем. - СПб: Питер, 2006, - 718с.
  3. Брайдо В.Л., Ильина О.П. Вычислительные системы, сети и телекоммуникации. 3-е изд. Изд. Питер, 2008. 768с.
  4. 681.3/Б88 Бродин В.Б., Шагурин И.И. Микропроцессор i486. Архитектура, программирование, ин­терфейс.- М.:ДИАЛОГ-МИФИ, 1993.
  5. 004/Г95 Гуров В.В. Основы организации вычислительных машин. Уч. пособие. ­- М.: МИФИ, 2004. ссылка скрыта  ссылка скрытассылка скрыта
  6. 004/С87 Гуров В.В., Ленский О.Д., Соловьёв Г.Н., Чуканов В.О. Cтруктура и организация вычислительного процесса в ЭВМ. ./Под ред. Г.Н.Соловьёва. Учебное пособие. - М.: Изд. МИФИ, 2003 г. ссылка скрыта  ссылка скрытакачать
  7. ссылка скрытассылка скрыта ссылка скрыта
  8. ссылка скрыта
  9. ссылка скрыта
  10. ссылка скрыта
  11. ссылка скрыта