Présentation de la mention
Вид материала | Документы |
СодержаниеResponsable : Massih-Reza AMINI Responsable : Daniela GENIUS |
- A few slides from the Presentation, 31.45kb.
- На русском и английском языках, 160.31kb.
- Стандарт університету, 259.5kb.
- International Communist Seminar (Brussels) Presentation Международный Коммунистический, 29.1kb.
Acronyme : otat | Spécialité : IAD | 3 ECTS | Niveau : 500 | Semestre : S4 |
Titre : Outils pour le traitement automatique du texte | ||||
Responsable : Massih-Reza AMINI | Répartition hebdomadaire ou semestrielle | |||
(CM: 2h00)(TD/TME: 2h00) | ||||
ContenuLe cours introduit les outils et les techniques de la recherche d'informations textuelles et semi-structurées (XML). Une première partie donne les bases théoriques et les principaux concepts. La seconde partie est consacrée au développement d'applications: veille technologique sur le web, moteurs de recherche, extraction d'information, filtrage, résumé, hot line automatique, analyse de réponses utilisateurs en texte libre, etc. | ||||
Expérience du responsable dans le domaine de l’UEJe suis membre de l'équipe connexionniste dirigée par Patrick Gallinari. Je m'intéresse à l'étude théorique des modèles d'apprentissage automatique (l'apprenabilité et la stabilité) ainsi qu'à leur développement (aspect algorithmique). Je valide empiriquement les modèles que je propose sur les tâches issues du domaine de la Recherche d'Information comme le résumé automatique ou la segmentation thématique de textes. | ||||
Réalisations du responsable dans le domaine de l’UE
|
Acronyme : papr | Spécialité : ACSI | 3 ECTS | Niveau : 500 | Semestre : S4 |
Titre : Programmation et architecture des processeurs réseaux (Network processors programming & architecture) | ||||
Responsable : Daniela GENIUS | Répartition hebdomadaire ou semestrielle | |||
(CM: 20h00/5 semaines)(TD/TME: 10h00/5 semaines) | ||||
ContenuCette UE conçu conjointement par les deux départements réseaux et architecture du LIP6 propose une étude de cas détaillée d'une application massivement parallèle intégrée sur puce. | ||||
Expérience du responsable dans le domaine de l’UEco-conception matérielle-logicielle (2 ans de postdoctorat chez INRIA et Philips Recherche), applications plate-formes multiprocesseurs intégrés sur puce en particulier dans le domaine du traitement réseaux, compilation pour optimisation cache | ||||
Réalisations du responsable dans le domaine de l’UE
|