Техническая диагностика средств вычислительной техники

Методическое пособие - Компьютеры, программирование

Другие методички по предмету Компьютеры, программирование

±ыть установлен менеджер режимов питания, позволяющий переводить модули обрамления в экономичный режим энергопотребления, если ВС находится в режиме простоя (Ti-Idle). Сам менеджер имеет автономную систему питания и организован на чипе i82347

-- - - - -¬ Local Bus System Memory Bus IO Channel Bus
80387 D A MD MA SD SA
¦ 80287 ¦ 32 ¦32¦ ---------¬ 32 ¦32¦ 16 ¦24¦
WTL3167 \¦ \¦ ctrl ¦ ABF ¦ \¦ \¦ \¦ \¦
¦ ------+--¬ ¦ ¦ ----->¦ ¦------¦->¦ ¦ ¦
FPU¦ CPU ¦----¦->¦¦
L- -+ ¦ ¦ ¦ ¦ 82A304 ¦<---¬ ¦ ¦ ¦ ¦
¦ ¦¦ ¦ L--------- ¦ ¦ ¦ ¦ ¦
¦ 80386 ¦ ¦ ¦ ---------¬ ¦ ¦ ¦ ¦ ¦
L----T---- ¦ ¦ ctrl ¦ DBF ¦ ¦ ¦ ¦ ¦ ¦
¦ ¦ ¦ ----->¦ ¦¦ ¦ RD[15/00] ¦ ¦
¦ ¦--------¬ ¦ ¦
-----+---¬ ¦ ¦ ¦ ¦ ¦ ¦ ¦ ¦ ¦I/O BUS¦ ¦ ¦
¦ ¦ ¦ ¦ L--------- ¦ ¦ ¦ ¦ ¦ ¦¦ ¦
¦ SC ¦ ¦ ¦ ---------¬ ¦ ¦ ¦ ¦ ¦74S245 ¦ ¦ ¦
¦ ¦ ¦ ¦ ctrl ¦ MC ¦ ¦ ¦ ¦ ¦ L-------- ¦ ¦
¦ 82C301 ¦ ¦ ¦ <-----+ ¦<--¬¦ ¦ ¦ ¦ ¦ ¦
L---TT---- ¦ +------->¦ 82A302 ¦¦ ¦ --------¬ ¦ ¦
¦¦ ¦ ¦ ¦ ¦ ¦¦ L--+ ROM ¦<---¦--+
¦¦ ¦ ¦ L---T----- ¦¦ ¦ BIOS ¦ ¦ ¦
\/ ----+----¬ ¦¦ L-------- ¦ ¦
CONTROL ¦ BFS ¦ ¦¦ --------¬ ¦ ¦
XD[07/00] L---T----- ¦¦ --+ AT ¦¦
XA[01/00] ¦ ¦¦ ¦ ¦Add On ¦¦ ¦
¦ ¦¦ ¦ ¦Boards¦ ¦ ¦
Peripheral ----+----¬ ¦¦ ¦ L-----T-- ¦ ¦
Bus ¦ DRAM ¦ ¦¦ L-------- ¦ ¦
XD XA L--------- ¦¦ ¦ ¦
¦<--¦----------------------------¦ ¦ ¦
¦ ¦<---------------------------- ¦ ¦
8 ¦ ¦ 8(24) --------¬ ¦ ¦
\¦ ¦/ ¦I/O BUS¦ ¦ ¦
¦¦ ¦
¦ ¦ ---------¬ L--------
¦¦ IPC ¦
¦¦ 82C206 ¦
¦ ¦ L--------- ---------¬
¦¦ KBDC ¦
¦ ¦¦ 8042 ¦L---------

Рисунок 1.3. Структурная схема системной платы РС386.

На приведенной схеме использованы следующие обозначения:

CPU центральный процессор,

FPU математический сопроцессор,

SC System Control - системный контроллер,

ABF Addres Buffers буферы адреса (303 старшей, 304 младшей) частей адреса,

DBF Data Buffer буфер данных,

МС Memory Controller контроллер ОЗУ,

BFS Buffers буферы памяти (КЭШ),

DRAM ОЗУ,

I/O Bus приемопередатчики шин,

ROM BIOS системное ПЗУ,

АТ адаптеры и контроллеры расширения системной шины,

IPC Integrated Peripheral Controller интегральный контроллер периферии,

KBDC Keyboard Controller контроллер клавиатуры.

1.4.2 Архитектура шин чип-сета группы 8230

Системная плата IBM PC386 с набором чип-сета 8230, изображенная на рисунке 1.3, имеет следующую систему шин:

1. 32-битовая локальная шина адреса Lokal Bus А[31/02] связывает:

- CPU 80386,

- FPU 80387 или WEITEK WTL3167, если имеется его розетка,

- буферы адреса 82A303 и 82A304,

- контроллер DRAM 82A302;

2. 24-битовая системная шина адреса IO Channel Bus SA[23/00] формируется буферами адреса 82A303, 82A304 и используется в подсистеме ввода-вывода для карт расширения УВВ;

3. 24-битовая шина расширения адреса Peripherial Bus XA[23/00] формируется буферами адреса 82A303, 82A304 и используется контроллером IPS 82C206 также для доступа к ROM BIOS, а часть адреса XA[01/00] и для доступа к портам модулей системной поддержки;

4. 10-битовая шина адреса DRAM MA[09/00] мультиплексируемая шина для передачи адреса из контроллера MC 82A302 в DRAM для доступа к ячейкам DRAM;

5. 32-битовая локальная шина данных Local Bus D[31/00] двунаправленная шина с Z-состоянием, подключена к нагрузочным сопротивлениям 32х10 КОм и коммутирована к сопроцессору и буферам данных DBF 82A305.

Локальные шины A[31/02], D[31/00] и XA[01/00] могут быть организованы в подсистему расширения локальной шины VESA, для использования в системе скоростных 32-битовых УВВ, минуя арбитраж.

6. 16-битовая системная шина данных IO Channel Bus SD[15/00] формируется на буферах данных DBF 82A305 и двунаправленных шинных формирователях IO BUS типа 74S245.

7. Для доступа к ROM BIOS используется локальная шина RD[15/00], преобразование которой в шину IO Cannel Bus SD[15/00] производит второй шинный формирователь IO BUS 74S245. Системные шины доступны, если управляющая ПЛИС PAL16L8 (системный контроллер SC 82C301) декодировала одну из комбинаций управляющих сигналов, предназначенных для доступа к картам УВВ.

8. 32-битовая шина данных DRAM System Memory Bus MD[31/00] связывает DRAM и буфер данных