Испытания схем увязки САУТ-ЦМ и МПЦ в лаборатории
Дипломная работа - Компьютеры, программирование
Другие дипломы по предмету Компьютеры, программирование
- выходной при автоблокировке;
- предвходной при автоблокировке;
- входной при автоблокировке;
- выходной при полуавтоблокировке;
бит: 1 - № блока;
бит: для выходных генераторов инверсия 4-го бита 0-го блока;
бит: резервный;
-9 биты: № маршрута (0-7) - старший бит в резерве;
-13 биты: № генератора (0-15), О - входной;
-15 - маршрутный;
-15 - выходной;
-24 биты: 11 разрядное проверочное слово.
В конце каждой телеграммы формируется синхронизирующий импульс, оiиллограммы которого приведены на рис. 5.3. В конце каждого синхроимпульса расположен интервал отсутствия сигнала длиной 0,5 бита. На частоте 19,6 кГц в начале телеграммы вводится незначащий 0 - нулевой бит.
Скорость передачи информации в канале связи 2,4 кБод. Огибающая амплитудно-манипулированного сигнала несущей частоты путевого генератора (19,6) промодулирована на частоте 2,45 кГц кодом ОФМ.
В путевом генераторе предусмотрена возможность передачи до восьми различных телеграмм, переключение которых на выход генератора производится контактами устройств iБ. При этом общее количество телеграмм - 16, что соответствует 16-и маршрутам приёма, но, ввиду отсутствия достаточного количества контактов на внешних разъёмах обоих вариантов исполнения генератора САУТ-ЦМ, однокристальная микроЭВМ программируется кодами маршрутов от 0 до 7, и при необходимости используется второй генератор, в память которого записывается информация, содержащая коды маршрутов приёма от 8 до 15.
Все восемь телеграмм (кодов ОФМ) записываются в постоянное запоминающее устройство ПЗУ, содержащееся внутри процессора DD1 (плата А1). При включении питания в случае искажения информации в ПЗУ на выходе процессора РЗ.О будет сигнал логического нуля. Если же коды не искажены, то на выходе РЗ.О появится несущая частота 19,6 кГц. Деление частоты кварцевого резонатора 12 МГц до частоты 19,6 кГц осуществляется программным способом.
Сторожевой таймер DD2 управляется по входу 7 частотой сигнала задержки с выхода Р3.1 процессора. При этом с вывода 5 (DD2) на вход сброса процессора RST подается уровень логического нуля. При зависании программы процессора на вход сторожевого таймера подается постоянный уровень (логический О или 1). Тогда на вход RST с вывода 5 (DD2) подается сигнал сброса (уровень логической 1). Подачей питающего напряжения +5В на вывод 3 микросхемы DD2 осуществляется выбор диапазона контроля питающего напряжения +5В (10%). При выходе напряжения питания за эти границы сторожевой таймер будет сбрасывать процессор до тех пор, пока питание не войдет в рабочий диапазон.
Все восемь телеграмм с выходов порта Р1 микросхемы DD1 поступают на входы защитных буферов (инверторы DD3, DD4.1, DD4.2). С выходов резисторов Rl1-R18 телеграммы поступают на входы микросхем коммутации DD5, DD6, на управляющие входы которых подается сигнал логического нуля (единицы) с выходов микросхем DA1-DA4. Оптроны DA1-DA4 осуществляют гальваническую развязку внутренних цепей генератора и внешних коммутирующих цепей (контактов реле iБ). Стабилитроны VD9-VD16 защищают входные цепи оптронов от импульсных наводок на контактах реле iБ, а также ограничивают входной ток совместно с резисторами R20-R27, R30-R37.
Выбранная телеграмма (код ОФМ) поступает на вход 2 микросхемы DD7.1 после инвертора DD4.4, где складывается с несущей частотой 19,6 кГц, поступающей на вход 1 той же микросхемы с выхода порта РЗ.О процессора. Затем сигнал обрабатывается схемой выделения знака (СХВЗ), выполненной на элементах DD7-DD8, DD10.1-DD10.3 и согласующих транзисторах VT1-VT3. На выводе 3 микросхемы DD8.1 появляются импульсы положительной полярности длительностью 0,5 периода несущей частоты 19,6 кГц (положительные полупериоды несущей частоты), а на выводе 6 микросхемы DD8.2 - аналогичные импульсы для отрицательных полупериодов несущей частоты. В моменты отсутствия кода ОФМ на выводах 6 и 3 микросхемы-DDS импульсы отсутствуют. Эти импульсы управляют работой усилительных транзисторов VT1, VT2. Данные транзисторы вместе с первичной обмоткой ТVЗ выполняют функции трансформатора тока, а транзистор VT3 выполняет автоматическую регулировку тока коллектора закрывающегося транзистора, т.е. ускоряет закрытие транзистора путем шунтирования его база-эмиттерного перехода после окончания действия управляющего импульса с соответствующего выхода микросхемы DD8. Через резистор R19 на вход инвертора DD4.4 подается напряжение питания +5V и в случае размыкания всех контактов реле iБ или отказе одного из оптронов DA1-DA4 при замкнутом состоянии контактов соответствующего реле iБ на вход 2 микросхемы DD7.1 подается уровень логического нуля, который закрывает данную микросхему. Если дублирующий оптрон DA9.1 открыт, а выбранный контактами реле iБ соответствующий оптрон закрыт (неисправен), то в этом случае схема выделения знака не будет выдавать знакопеременные управляющие импульсы и, соответственно, не будет тока в шлейфе. Если же все оптроны исправны и все контакты реле iБ разомкнуты, то с выхода порта Р3.7 микросхемы DD1 (плата А1) через схему выделения знака в шлейф будет поступать частота 13,07 кГц, которая используется в контрольном режиме работы путевой точки САУТ-ЦМ (при движении локомотива по неправильному пути частота 13,07 кГц не воспринимается локомотивными устройствами, но наличие данной частоты позволяет контролировать целостность шлейфа САУТ в моменты, когда ни один из маршрутов не выбран).
Схема регулировки выходного тока генератора (СХРЕГ) выполнена по принципу сравнения рабочего напряжения, получаемого на выходе пикового детектора, с по