Вопросы к экзамену по курсу «Микропроцессорные техника и системы эфу»

Вид материалаВопросы к экзамену
Подобный материал:
Вопросы к экзамену по курсу «Микропроцессорные техника и системы ЭФУ»

+ список литературы


1. Базовая структура микропроцессорных систем. Способы обмена данными: программный, по прерыванию, прямой доступ к памяти.

2. Общая структура процессора. Методика построения процессора. Операционное устройство.

3. Разработка управляющего устройства на основе схемной логики.

4. Разработка управляющего устройства на основе программируемой логики.

5. Конвейерный способ организации управления, примеры реализации.

6. Архитектура 8-разрядного микропроцессора фирмы Intel: структура микропроцессора, формат данных и команд, способы адресации дан­ных.

7. Принцип работы 8-разрядного микропроцессора фирмы Intel, диаграмма состояний, машинные циклы, режимы работы. Временные диаграммы циклов обмена данными.

8. Классификация запоминающих устройств, основные характеристики.

9. Оператив­ные запоминающие устройства, статическая и динамическая память. Энергонезависимая оперативная память.

10. Постоянные запоминающие устройства, их разновидности.

11. Параллельные и последовательные протоколы обмена данными.

12. Периферийные программируемые контроллеры и перепрограммируемые логи­чес­кие интегральные схемы.

13. Программные и аппаратные прерывания, обработка прерываний.

14. Программируемый контроллер прерываний, структурная схема контроллера, режимы работы. Многоуровневое обслуживание прерываний.

15. Особенности архитектуры микроконтроллера MCS-51. Организация ввода-вы­вода данных.

16. Архитектура 16-разрядного микропроцессора фирмы Intel, структурная схема.

17. Шинный интерфейс 16-разрядного микропроцессора фирмы Intel. Размещение данных в памяти. Вычисле­ние физического адреса.

18. Организация ввода-вывода данных, временные диаграм­мы циклов обмена данными в 16-разрядном микропроцессоре фирмы Intel.

19. Организация прерываний в 16-разрядном микропроцессоре фирмы Intel.

20. Архитектура 32-разрядного микропроцессора фирмы Intel, структурная схема.

21. Режимы реального и защищенного виртуального адреса. Формирование линей­ного адреса.

22. Многозадачность и ее аппаратная поддержка в 32-разрядном микропроцессоре фирмы Intel.

23. Страничная организация памяти. Структура страничной кэш-памяти.

24. Измерительный интерфейс МЭК 625-1: структура интерфейса. Состав и назначение шин. Интерфейсные функции.

25. Система КАМАК: основные структуры системы. Организация внутрикрейтного обмена данными.

26. Система КАМАК: организация межкрейтного обмена данными, вертикальная и кольцевая маги­страли. Структура сообщений кольцевой магистрали.

27. Шина VME: структура системной магистрали. Магистраль передачи данных, основные циклы магистрали, ее производительность.

28. Шина VME: арбитраж магистрали. Магистраль прерываний. Служебная магистраль.

Основная литература


1. 681.3/Щ45 Щелкунов Н.Н., Дианов А.П. Микропроцессорные средства и системы. - М.: Радио и связь, 1989.

2. 681.3/К17 Калабеков Б.А. Микропроцессоры и их применение в системах передачи и обра­ботки сигналов. - М.: Радио и связь, 1988.

3 81.3/С50 Смит Б.Э., Джонсон М.Т. Архитектура и программирование микропроцессора Intel 80386. Пер. с англ. В.Л. Григорьева. - М.: Конкорд, 1992.

4. 681.5/Х34 Хвощ С.Т., Варлинский Н.Н., Попов Е.А. Микропроцессоры и микро-ЭВМ в системах автоматического управления. Справочник. Под ред. С.Т. Хвоща.- Л.: Машиностроение, 1987.

5. 681.5/Н34 Науман Г., Майлинг В., Щербина А. Стандартные интерфейсы для измерительной техники. Пер. с нем.- М.: Мир, 1982.

6. 81.3/М99 Мячев А.А., Степанов В.Н., Щербо В.К. Интерфейсы систем обработки данных. Справочник. Под ред. А.А. Мячева.- М.: Радио и связь, 1989.

7. Колпаков И. Ф. Шина VME и ее применения. - Микропроцессорные средства и системы, №5, 1987.

8. Канцеров В. А., Першин А. С. VME - магистраль нового поколения. - Микропроцессорные средства и системы, №5, 1987.