Вопросы к зачету по курсу
Вид материала | Документы |
- В. М. Земсков Вопросы к зачету по курсу Анализ финансовой отчет, 19.8kb.
- Права М. В. Осмоловский Вопросы к зачёту по курсу «Философия права» для студентов онюа, 2706.13kb.
- Контрольные вопросы по курсу в целом Вопросы к зачету, 87.71kb.
- Вопросы к экзамену(зачету) по курсу, 32.99kb.
- Вопросы к зачету по курсу «экономическая социология», 16.46kb.
- Вопросы к зачёту по курсу «Психология и педагогика», 16.94kb.
- Вопросы к зачету по курсу «Маркетинговые коммуникации», 12.42kb.
- Вопросы к зачету по курсу «концепции современного естествознания», 11.24kb.
- -, 266.26kb.
- Вопросы к зачету по курсу "статистика" (для студентов отделения бухгалтерского учета, 23.89kb.
ВОПРОСЫ К ЗАЧЕТУ ПО КУРСУ
“ЦИФРОВЫЕ и МИКРОПРОЦЕССОРНЫЕ УСТРОЙСТВА ОБРАБОТКИ СИГНАЛОВ”
1 Преобразование спектра при дискретизации сигналов
2 Модели случайных процессов на выходе АЦП
3 Классификация АЦП и области применения АЦП разных типов
4 Параллельные и последовательно-параллельные АЦП
5 АЦП последовательного счета и последовательного приближения
6 Интегрирующие АЦП
7 Сигма-дельта АЦП
8 Интерфейсы АЦП
9 Статические и динамические параметры АЦП
10 Классификация микропроцессоров, отечественные микропроцессоры
11 Архитектура и форматы команд микропроцессора КР580ВИ80А/i8080
12 Система команд микропроцессора КР580ВИ80А/i8080 и примеры программирования
13 Архитектура микропроцессора КМ1810ВМ86/i8086
14 Форматы команд и методы адресации операндов в командах МП КМ1810ВМ86/i8086
15 Система команд микропроцессора КМ1810ВМ86/i8086
16 Структура вычислительного устройства на базе МП i8086 в "минимальной" и "максимальной" конфигурации
17 Звуковая подсистема персонального компьютера, системный таймер КР580ВИ53/i8253
18 Прерывания MS DOS и BIOS и их использование при программировании операций ввода-вывода и запросе системных функций
19 Архитектура 32-разрядных микропроцессоров фирмы Intel
20 Форматы команд и формирование эффективного адреса в 32-разрядных процессорах
21 Формирование линейного адреса в защищенном режиме, структура дескрипторных таблиц
22 Страничное управление памятью, формирование физического адреса
23 Механизмы защиты, используемые в защищенном режиме
24 Организация кэш-памяти
25 Особенности архитектуры микропроцессоров Pentium III и Pentium IV
26 Основные типы цифровых процессоров обработки сигналов и особенности их архитектуры
27 Семейства сигнальных процессоров фирмы Analog Devices и их особенности
28 Архитектура сигнальных процессоров семейства ADSP2100 Analog Devices
29 Структура операционных блоков процессоров семейства ADSP21xx и выполняемые ими операции
30 Семейства сигнальных процессоров фирмы Texas Instruments и их особенности