ТАУ и электроника АВиМ

Курсовой проект - Компьютеры, программирование

Другие курсовые по предмету Компьютеры, программирование

ний / номер входной линии: 19/16.

Теоретическое введение:

Шифратор (англ. coder) логическое устройство, выполняющее преобразование позиционного кода в nразрядный двоичный код. Таким образом, шифратор это комбинационное устройство, реализующее обратную дешифратору функцию. Шифратор выполняет функцию преобразования унарного кода в двоичный. При подаче сигнала на один из входов (обязательно на один, не более) на выходе появляется двоичный код номера активного входа.

Если количество входов настолько велико, что в шифраторе используются все возможные комбинации сигналов на выходе, то такой шифратор называется полным, если не все, то неполным. Число входов и выходов в полном шифраторе связано соотношением: n=2m, где n число входов, m число выходов.

Приоритетный шифратор отличается от шифратора наличием дополнительной логической схемы выделения активного уровня старшего входа для обеспечения условия работоспособности шифратора (только один уровень на входе активный). Уровни сигналов на остальных входах схемой игнорируются.

 

Примеры:

К555ИВ1 ТТЛ микросхема приоритетного шифратора (n = 8, m = 3). Зарубежный аналог 74148.

К555ИВ3 ТТЛ микросхема неполного декадного шифратора (n = 10, m = 4). Зарубежный аналог 74147.

Рис. 6.1 Шифратор на 64 входа.

(Пример)

Синтез шифратора:

 

Количество входных линий/номер входа: 19/16

 

Двоичные шифраторы преобразуют код 1 из N в двоичный код, т.е. выполняют микрооперацию, обратную микрооперации дешифраторов. При возбуждении одной из входных шифратора на его выходах формируется слово, отображающее номер возбуждёной цепи.

Количество рабочих входов Nраб = 19 (х0 … х18).

ХY4Y3Y2Y1Y0Х000000Х100001Х200010………………Х1501111………………Х1810010Для заданного количества входных сигналов у = ОКРВВЕРХ (log2(Nраб))=5(у0…у4). Для упрощения таблицы под хi понимаем наличие 1 на соответствующем (i-том) входе и 0 на всех остальных.

Выбираем пирамидальную схему построе-ния шифратора. Входные сигналы разбиваем группами по 8 и для каждой на 1-й ступени строим полный шифратор z0 z2. На 2-й по сигналам Z и входным строим выходной код, соответствующий номеру входной линии х, сигнал на которой равен 1.

 

Логическое уравнение работы шифратора:

 

 

Рис. 6.2 Схема шифратора CD 19/16.

 

Задание 7 Составить таблицу истинности для дешифратора, описать его работу логическим уравнением. Реализовать дешифратор на простых логических элементах.

Привести пример работы устройства для случая подачи на вход кода в десятичной системе счисления.

Количество входных линий / номер выходной линии: 10/7.

Теоретическое введение:

Дешифраторами называются комбинационные устройства, преобразующие n-разрядный двоичный код в логический сигнал, появляющийся на том выходе, десятичный номер которого соответствует двоичному коду.

 

Дешифратор работает по следующему принципу: пусть дешифратор имеет N входов, на них подано двоичное слово xN ? 1 xN ? 2...x0, тогда на выходе будем иметь такой код разрядности меньшей или равной 2N, что разряд, номер которого равен входному слову, принимает значение единицы, все остальные разряды равны нолю. Очевидно, что максимально возможная разрядность выходного слова равна 2N. Такой дешифратор называется полным. Если часть входных наборов не используется, то число выходов меньше 2N, и дешифратор является неполным.

Часто дешифраторы дополняются входом разрешения работы E. Если на этот вход поступает единица, то дешифратор функционирует, в ином случае на выходе дешифратора вырабатывается логический ноль вне зависимости от входных сигналов.

Функционирование дешифратора описывается системой конъюнкций:

 

Обратное преобразование осуществляет шифратор.

 

Синтез дешифратора:

Количество выходных линий/номер выхода: 10/7

Дешифратор двоично-десятичный. Количество рабочих выходов Nраб.=10(у0…у9). Для десятичной системы счисления число декад равно ЦЕЛАЯ ЧАСТЬ(lg(Nраб. 1) + 1)). При этом в каждой декаде число входов равно ЦЕЛАЯ ЧАСТЬ(log2(максимальное число в этой декаде)+1)), т.е. от 1 до 4. Обозначим под 0yi номер

i-того выхода декады №0, 1yi номер i-того выхода декады №1 и т.д., i = 0…9. Для заданного количества выходных линий N=10 число декад равно 1, адресных линий х: 4 + 0. В декаде х3 младший разряд.

Таблица истинности дешифратора

 

x0x1x2x3Y0000Y00001Y1…………Y2…Y60111Y71000Y81001Y9

 

Логические уравнения дешифратора:

1 подаётся на заданный выход у7 по комбинации 0111 (см. выделенную строку в таблице). Схема состоит из одного полного декадного дешифратора.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Рис. 7.2 Схема дешифратора DС 10/7.

Задание 8 Ответить на вопросы:

 

8.1 строение и принцип работы диода;

 

Строение диода видно на рис.8.1.а, его изображение на принципиальной схеме показано на рис.8.1.б, а его вольт-амперная характеристика из рис.8.1.в.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Рис. 8.1 Структура, графическое изображение

и вольт-амперная характеристика диода

 

Вольт-амперную характеристику диода в открытом состоянии можн?/p>