Розробка топології і конструкції гібридної інтегральної схеми типу "Підсилювач НЧ К2УС372"

Курсовой проект - Компьютеры, программирование

Другие курсовые по предмету Компьютеры, программирование

димо виправлене значення довжини резистора :

 

 

Довжина резистора з урахуванням перекриття:

 

 

5. Площа резистора

 

(11)

 

Оптимальне число паст визначають з умови, коли площа, що займається всіма резисторами на платі, буде мінімальною. Якщо виявиться, що при збільшенні числа паст виграш у площі незначний або розміри плати достатні, то доцільно зупинитися на меншому числі паст, При цьому похибка виготовлення резисторів буде тим меншою, чим менше форма резистора відрізняється від квадрата.

 

 

Розрахунки проведенні і занесені до таблиці 4.

 

Таблиця 4 Розраховані розміри резисторів

1 групаR30,81,80,451,21,62,16R90,80,810,81,20,96R13,150,83,20,250,81,23,842 групаR2,61,20,81,61,21,61,28R40,82,90,280,81,23,48R70,80,80,960,81,20,96R10,121,00,81,31,11,51,2R110,80,810,81,20,96R140,81,60,50,81,21,923 групаR10,81,10,750,81,21,32R50,81,60,50,81,21,92R80,80,810,81,20,96

6. Перевірка розрахунку резисторів

 

Для перевірки знаходять дійсну питому потужність і площу резистора. Резистор спроектований задовільно, якщо питома потужність розсіювання не перевищує припустимого значення Р0:

(12)

 

Всі резистори спроектовані задовільно, так як питома потужність розсіювання не перевищує припустимого значення Р0.

 

6. Визначення розмірів плати

 

Площу плати, необхідну для розміщення топологічної тури ІС, визначають, виходячи з того, що корисна площа плати, що займається елементами, компонентами і контактними площадками, дещо менше її загальної площі, що обумовлено технологічними вимогами й обмеженнями. З цією метою приймають коефіцієнт використання плати КS, значення якого в залежності від складності схеми і засобу її виготовлення становить 2...3.

Загальна площа плати:

 

(13)

де n1 - кількість плівкових резисторів;

- площа i-го резистора;

n2 - кількість плівкових конденсаторів;

-площа j-го конденсатора;

n3 - кількість компонентів (навісних транзисторів, ІС, конденсаторів, діодів, резисторів, трансформаторів тощо);

-площа r-го компонента;

n4 - кількість контактних площадок;

-площа l-ої контактної площадки.

Площу, що займають компоненти, визначають за їхніми габаритними кресленнями і довідковими даними. Площа, що займається елементом, залежить також і від засобу його монтажу. Оскільки транзистори виконуються навісним монтажем, тобто S-транзистора не буде включена в загальну формулу підкладки, вони будуть розташовані на стрічці, яку приклеюють до підкладки:

 

(14)

 

де площа резисторів;

кількість транзисторів;

площа внутрішніх контактних площадок;

3 кількість виводів транзистора;

кількість виводів мікросхеми;

площа зовнішніх контактних площадок.

 

Розраховану площу плати заокруглюють до площі, найближчої з рекомендованого ряду (додаток А), що дозволяє орієнтовно визначити конструктивні ознаки корпуса ІС, за якими вибирають типорозмір придатного корпуса з числа нормалізованих.

 

Типорозмір №8.

Довжина l=16мм Ширина b=12 мм 16х12 мм

 

Остаточні розміри плати встановлюють після проектування топологічної схеми на етапі розробки конструкції ІС.

 

7. Розробка топології мікросхеми

 

Bибip форми i розміщення плівкових елементів i навісних компонентів проводить на основі комутаційної схеми, даних про форму, розміри підкладки, плівкових елементів i компонентів з урахуванням конструктивних, електричних i технологічних даних, вимог i обмежень. Послідовність дій при виконанні цього етапу повинна чітко визначатись i як правило, носити індивідуальний характер, заснований на досвіді розроблювача. Розробку топології - схеми розташування елементів на платі з урахуванням ycix вимог виконують у два прийоми: спочатку розробляють ескізний варіант топології, а потім - оригінал, елементи в пpoцeci їхнього розміщення на площі заданих poзмірів креслять на міліметрівці в масштабі 10:1 або 20:1. При цьому плівкові елементи повинні мати, як правило, прямокутну форму.

Елементи i компоненти розміщують у відповідності зi схемою комутаційних зєднань, рекомендується послідовно-паралельний метод креслення, починаючи з групи елементів, розташованих в одному з кутів плати. Грані елементів і компонентів розташовують уздовж координатної сітки. Надання елементам форм, що складаються з відрізків прямих непаралельних осям координат, припустимо в тих випадках, коли це призводить до значного спрощення форми елемента.

При розміщенні необхідно ощадливо використовувати площу плати, дотримуючись при цьому обмеження у мінімально допустимих розмірах між елементами, компонентами і краєм плати.

Всі елементи і компоненти забезпечують контактними площадками, положення і розміри яких повинні відповідати конструктивно-технологічним вимогам і обмеженням. Розташування периферійних контактних площадок повинно відповідати виводам корпуса. Після остаточного розміщення елементів і компонентів зафарбовують кожний прошарок у різноманітні кольори або виконують різноманітне штрихування.

Якщо після розміщення всіх елементів залишилася значна незайнята площа плати, рекомендується перейти на менший розмір плати. Якщо розмір плати не змінюється і дозволяє її площа, то в останній варіант топології вносять зміни, щоб додати накресленим елементам більш простої форми, забезпечити зручність при проведенні складальних операцій, збільшити розміри контактних площа?/p>