Проект расширения городской телефонной сети с пятизначной нумерацией путем установления АТСЭ на базе оборудования цифровой коммутационной системы "Омега" НПО "РАСКАТ"
Дипломная работа - Компьютеры, программирование
Другие дипломы по предмету Компьютеры, программирование
рицу;
процессор цифровой обработки сигналов (ЦОС).
Каналы первичного доступа обеспечивают сопряжение КЦК с линейными цифровыми трактами передачи ИКМ-30. Информационные сигналы, приходящие по входящим цифровым трактам в линейном коде HDB-3 или СМI, преобразуются в КПД в последовательные двоичные коды. После достижения состояния синхронизма с входящим потоком, из последовательных кодов, по мере их поступления, выделяются 8-разрядные кодовые комбинации, принимаемые в канальных интервалах (КИ) первичных потоков, из которых формируются два последовательных потока:
поток данных, содержащий выборки, принятые в звуковых каналах;
поток управления, содержащий информацию, принятую в каналах управления и сигнализации, а также данные о состояния канала первичного доступа.
Потоки управления поступают на периферийные процессоры, в которых производится предварительная обработка управляющей информации с 4 каналов первичного доступа, ее форматирование и
передача через схему доступа к периферийным процессорам центральному процессору. Центральный процессор осуществляет полную обработку управляющей информации и по ее результатам заполняет таблицу текущих соединений между звуковыми каналами первичных потоков ИКМ-30 для управления коммутационной матрицей.
Потоки данных из каналов первичного доступа подаются непосредственно на входы коммутационной матрицы, в которой под управлением таблицы соединений производится временное и пространственное перемещение звуковых выборок между канальными интервалами входящих потоков. В результате на выходе коммутационной матрицы образуются исходящие потоки данных для передачи в каналы первичного доступа.
Параллельно центральный процессор вырабатывает и передает периферийным процессорам управляющую информацию, необходимую для формирования исходящих потоков ИКМ-30. В каналах первичного доступа производится объединение потоков данных и управления в последовательные двоичные потоки в формате ИКМ-30, их преобразование в импульсный код HDB-3 или CMI и выдача в линейные исходящие тракты ИКМ-30.
В случае работы с протоколами сигнализации, основывающимися на сигналах тональных частот, а также для реализации функций автоматического определения номера (АОН), в схему коммутатора включен процессор цифровой обработки сигналов (ЦОС). Процессор ЦОС подсоединен непосредственно к одному из полюсов коммутационной матрицы, что позволяет подать на обработку сигналы любого звукового канала из первичных потоков.
Для обмена и взаимодействия между функциональными блоками коммутатора используются два типа магистралей, выбор которых обусловлен подходом, использованным при разработке аппаратуры. Этот подход основан на применении гибких унифицированных технических решений для построения управляющего ядра коммутатора и специализированной элементной базы для построения узлов, выполняющих специфические функции сопряжения с линейными трактами первичных цифровых потоков и коммутации цифровых каналов.
Аппаратурная реализация схемы управления базируется на открытой архитектуре персональных компьютеров. В качестве центрального процессора использован промышленный одноплатный компьютер SSC-5х86HVGA, изготавливаемый фирмой ICР, с системной шиной ISA, к которой в качестве плат расширения подключены функциональные платы центрального коммутационного устройства. Тем самым с одной стороны обеспечивается возможность применения всего комплекса программного обеспечения, созданного для персональных компьютеров, что значительно сокращает сроки разработки и отладки рабочих программ, их модификации для различных условий включения коммутатора в сети связи. С другой стороны можно легко изменять конфигурацию аппаратуры и применять практически любую комбинацию оборудования.
К шине ISA подсоединены платы, функционирующие под непосредственным управлением рабочей программы, выполняемой центральным процессором. К ним относятся плата контроллера CON, на которой расположена часть схемы доступа к периферийным процессорам, плата коммутатора DX16 или DX32 с реализованными на ней таблицей соединений и матрицей коммутации, и плата процессора цифровой обработки сигналов DSP.
В шину ISA включается также, в случае необходимости, стандартная сетевая плата для объединения нескольких коммутаторов и компьютера технической эксплуатации в локальную сеть Ethernet.
Функциональная часть аппаратуры коммутатора, обеспечивающая преобразование и обработку связной информации, построена на специализированных микросхемах для телекоммутационных систем, выпускаемых корпорацией MITEL Semiconductor (Канада). Эти микросхемы сопрягаются между собой по последовательной синхронной магистрали с временным разделением ST-BUS, предназначенной для передачи временных потоков со скоростью 2048 кбит/с при конфигурации для 32 каналов по 64 кбит/с. На базе микросхем MITEL Semiconductor построены каналы первичного доступа, коммутационная матрица и схема доступа к периферийным процессорам. Магистраль ST-BUS обеспечивает синхронность их работы и взаимодействия между собой.
Конструктивно, каналы первичного доступа, сгруппированные по четыре канала с управляющим периферийным процессором, расположены в модулях 4хИКМ-30. Последовательные магистрали, по которым передаются потоки данных между модулями 4хИКМ-30 и коммутационной матрицей, позволяют существенно сократить обьем и плотность монтажа в КЦК.
Каждая из схем доступа к периферийным процессорам, обеспечивающая взаи