Программа дисциплины по кафедре Вычислительной техники Cхемотехника ЭВМ СодержаниеИнформатики и вычислительной техники»1. Цели и задачи дисциплины2. требования к уровню освоения содержания дисциплины3. Объём дисциплины и виды учебной работыОбщая трудоёмкость дисциплиныВид итогового контроля по семестрамРеферат (РФ)Аудиторные занятияСамостоятельная работа4. Содержание дисциплиныРазделы дисциплины и виды занятий и работ5. Лабораторный практикумВремя выполнения работыВремя выполнения работыВремя выполнения работыВремя выполнения работыВремя выполнения работыВремя выполнения работыВремя выполнения работыВремя выполнения работыВремя выполнения работы6. Практические занятияСинтез моделей устройств на языке VHDLОтладка и моделирование работы устройства на ПЛИСВремя выполнения работыВремя выполнения работы7. Курсовое проектированиеПримерные варианты курсовых проектов.8. Самостоятельная работаСостоит в подготовке к лекциям (изучения теории) и в изучении вопросов вынесенных, на самостоятельное обучениеподготовке к практическим занятиям изучение и проработка лекционного курса необходимого для решения задач.Кратко опишите каждый этап выполнения операцииПримерный состав экзаменационных вопросовДистанционные средства контроля знаний студентов11. Материально-техническое обеспечение дисциплины12. Методические рекомендации по организации изучения дисциплиныОрганизация самостоятельной работы3D — структура ЗУ с двухкоординатной выборкой запоминающих элементов на пересечении двух линий выборки, возбуждаемых выходами двАдресация абсолютнаяАдресное пространствоБ Базовый матричный кристалл (БМК)Бесканальный БМКБиблиотека функциональных ячеекВ Вектор прерыванияВекторное прерываниеВес кодовой комбинацииВитая параВремя выдержкиВремя предустановкиД Двоичный дешифраторДвунаправленный выводДинамическая реконфигурацияДлинная линияДНФ — дизъюнктивная нормальная форма представления логической функции, дизъюнкция конъюнктивных термов. ДОЗУДребезг контактовИ Информационная емкость ЗУИнтерфейс с общей шинойК Канал трассировкиКод ХеммингаКодовая комбинацияКомбинационная цепьКонтроллер ПДПКонтроль по четности/нечетностиКонтрольный разрядКонфигурируемый логический блокКоэффициент отраженияКратчайшая ДНФКэш-память наборно-ассоциативного типаКэш-память с прямым размещениемКэш второго уровня (L2)М Магистрально-модульная структураМаскирование запросовМатричная базовая ячейкаМикропроцессорный комплект БИСМинимальное кодовое расстояниеМодуль счетаО Однофазная синхронизацияОсновная памятьОткрытый коллекторП Параллельный периферийный адаптерПерекрестная помехаПолиномиальный счетчикПолностью заказная БИС/СБИСПорождающая функцияПорт тестированияПрограммируемость в системеПрограммируемая логическая матрицаПрограммируемая матричная логикаПрограммируемый интервальный таймерПрограммируемый связной адаптерПроектирование методом "стандартных ячеек"Псевдослучайная последовательностьР Радиальное прерываниеРазделение термовРегенерация данныхРегистровый файлРепрограммируемое ПЗУ с ультрафиолетовым стираниемРепрограммируемое ПЗУ с электрическим стираниемС Самовосстановление после сбояСвертка по модулюСемисегментный индикаторСиндром ошибкиСинхронизатор одиночных импульсовСистемный интерфейсСквозной токСтатическая помехоустойчивостьСтатический рискСтатическое ОЗУСтраничная организация памятиСхема ускоренного умноженияСчетчик асинхронныйСчетчик синхронныйТ Табличный функциональный преобразовательТретье состояниеТриггер асинхронныйТриггер синхронныйТриггер, управляемый уровнемТриггер, управляемый фронтомФ Фиксированный приоритетФункциональная ячейкаФункции возбуждения триггераФункция генерацииФункция прозрачностиЦиклический (круговой) приоритетЭ Эквивалентный вентильЯ Ячейки периферийного сканированияСловарь терминовBEDORAM — Burst Extended Data Out RAMBSCs — Boundary Scan CellsClock BoostClock SkewDRDRAM — Direct RDRAMEDIF — Electronic Design Interchange FormatEDORAM — Extended Data Out RAMFIFO _ First-InHLD — Hardware Description LanguageISP — In-System ProgrammableJTAG — JointLIFO — Last-InMDRAM — Multibank DRAMОТР — One-Time ProgrammablePAL — Programmable Array LogicPLL — Phase Locked LoopPREP — Programmable Electronics Performance CorporationRDRAM — Rambus DRAMSDRAM — Synchronous DRAMSOC — System On ChipSOI — Silicon On InsulatorТАР — Test Access Port