Программа дисциплины по кафедре Вычислительной техники Cхемотехника ЭВМ



СодержаниеИнформатики и вычислительной техники»
1. Цели и задачи дисциплины
2. требования к уровню освоения содержания дисциплины
3. Объём дисциплины и виды учебной работы
Общая трудоёмкость дисциплины
Вид итогового контроля по семестрам
Реферат (РФ)
Аудиторные занятия
Самостоятельная работа
4. Содержание дисциплины
Разделы дисциплины и виды занятий и работ
5. Лабораторный практикум
Время выполнения работы
Время выполнения работы
Время выполнения работы
Время выполнения работы
Время выполнения работы
Время выполнения работы
Время выполнения работы
Время выполнения работы
Время выполнения работы
6. Практические занятия
Синтез моделей устройств на языке VHDL
Отладка и моделирование работы устройства на ПЛИС
Время выполнения работы
Время выполнения работы
7. Курсовое проектирование
Примерные варианты курсовых проектов.
8. Самостоятельная работа
Состоит в подготовке к лекциям (изучения теории) и в изучении вопросов вынесенных, на самостоятельное обучение
подготовке к практическим занятиям изучение и проработка лекционного курса необходимого для решения задач.
Кратко опишите каждый этап выполнения операции
Примерный состав экзаменационных вопросов
Дистанционные средства контроля знаний студентов
11. Материально-техническое обеспечение дисциплины
12. Методические рекомендации по организации изучения дисциплины
Организация самостоятельной работы
3D — структура ЗУ с двухкоординатной выборкой запоминающих элементов на пересечении двух линий выборки, возбуждаемых выходами дв
Адресация абсолютная
Адресное пространство
Б Базовый матричный кристалл (БМК)
Бесканальный БМК
Библиотека функциональных ячеек
В Вектор прерывания
Векторное прерывание
Вес кодовой комбинации
Витая пара
Время выдержки
Время предустановки
Д Двоичный дешифратор
Двунаправленный вывод
Динамическая реконфигурация
Длинная линия
ДНФ — дизъюнктивная нормальная форма представления логической функ­ции, дизъюнкция конъюнктивных термов. ДОЗУ
Дребезг контактов
И Информационная емкость ЗУ
Интерфейс с общей шиной
К Канал трассировки
Код Хемминга
Кодовая комбинация
Комбинационная цепь
Контроллер ПДП
Контроль по четности/нечетности
Контрольный разряд
Конфигурируемый логический блок
Коэффициент отражения
Кратчайшая ДНФ
Кэш-память наборно-ассоциативного типа
Кэш-память с прямым размещением
Кэш второго уровня (L2)
М Магистрально-модульная структура
Маскирование запросов
Матричная базовая ячейка
Микропроцессорный комплект БИС
Минимальное кодовое расстояние
Модуль счета
О Однофазная синхронизация
Основная память
Открытый коллектор
П Параллельный периферийный адаптер
Перекрестная помеха
Полиномиальный счетчик
Полностью заказная БИС/СБИС
Порождающая функция
Порт тестирования
Программируемость в системе
Программируемая логическая матрица
Программируемая матричная логика
Программируемый интервальный таймер
Программируемый связной адаптер
Проектирование методом "стандартных ячеек"
Псевдослучайная последовательность
Р Радиальное прерывание
Разделение термов
Регенерация данных
Регистровый файл
Репрограммируемое ПЗУ с ультрафиолетовым стиранием
Репрограммируемое ПЗУ с электрическим стиранием
С Самовосстановление после сбоя
Свертка по модулю
Семисегментный индикатор
Синдром ошибки
Синхронизатор одиночных импульсов
Системный интерфейс
Сквозной ток
Статическая помехоустойчивость
Статический риск
Статическое ОЗУ
Страничная организация памяти
Схема ускоренного умножения
Счетчик асинхронный
Счетчик синхронный
Т Табличный функциональный преобразователь
Третье состояние
Триггер асинхронный
Триггер синхронный
Триггер, управляемый уровнем
Триггер, управляемый фронтом
Ф Фиксированный приоритет
Функциональная ячейка
Функции возбуждения триггера
Функция генерации
Функция прозрачности
Циклический (круговой) приоритет
Э Эквивалентный вентиль
Я Ячейки периферийного сканирования
Словарь терминов
BEDORAM — Burst Extended Data Out RAM
BSCs — Boundary Scan Cells
Clock Boost
Clock Skew
DRDRAM — Direct RDRAM
EDIF — Electronic Design Interchange Format
EDORAM — Extended Data Out RAM
FIFO _ First-In
HLD — Hardware Description Language
ISP — In-System Programmable
JTAG — Joint
LIFO — Last-In
MDRAM — Multibank DRAM
ОТР — One-Time Programmable
PAL — Programmable Array Logic
PLL — Phase Locked Loop
PREP — Programmable Electronics Performance Corporation
RDRAM — Rambus DRAM
SDRAM — Synchronous DRAM
SOC — System On Chip
SOI — Silicon On Insulator
ТАР — Test Access Port