Конспект лекций для специальностей 23020165 Информационные системы и технологии, 08080165 Прикладная информатика в экономике Шахты 2011г



СодержаниеСтруктура ЭВМ с позиций цифрового автомата.
Четырехадресные команды
Одноадресные команды
Б КОП езадресные команды
Для указания адреса в любых командах может быть использована как прямая, так и косвенная адресация.
Уровни функционирования ЭВМ
Режимы работы процессора
Разработка устройств управления ЭВМ
Устройства управления на базе жесткой логики.
Способы кодирования микрокоманд.
1. Горизонтальное микропрограммирование
2. Вертикальное микропрограммирование
3. Смешанное микропрограммирование
К недостатку следует отнести сложность блока формирования управляющих сигналов, поскольку он должен содержать несколько дешифрат
Управление адресом микрокоманды
1. Структурная схема устройства управления при одно форматной
Структурная схема устройства управления при двухформатной
1. Подключение ПУ по системе индивидуальных шин
2 ША ШД ШУ . Подключение периферийных устройств по системе коллективных шин.
4.Прерывание работы процессора.
Идентификация источника запроса на подключение
Блок схема микропрограммы запуска обработчика прерываний.
Блок схема микропрограммы возврата из прерывания.
2. Особенности проектирования процессоров на базе
Архитектура ЭВМ на базе процессора Intel 8086
Структурная схема микропроцессора 8086.
Непосредственная (непосредственный операнд)
Пример кодирования и выполнения команды
20.3. Сигналы микропроцессора МП86.
Защищенный режим работы процессора.
1. Особенности микропроцессора МП286.
2. Структура и система команд.
3. Особенность сегментной организации памяти.
4. Структура адресного пространства
5. Защищенный режим
Структура дескрипторов.
Типы дескрипторов
Структура несистемного дескриптора.
S – разряд системности. В данном примере S=1, то есть дескриптор сегмента. A
Тип – тип сегмента. GD0U
D – размер операнда. Если D=0, то операнд 16-разрядный. Если D=1, то операнд 32-разрядный. 0
Структура системных дескрипторов.
Р - бит присутствия сегмента в ОП. DPL
1.Структура сегмента состояния задачи.
2. Схема формирования полного адреса в защищенном режиме
Формирование адреса в многозадачном режиме
3. Защита уровней привилегий.
3.2. Расширение прав доступа к кодовым сегментам
1. Подчиненные сегменты.
Схема доступа к сегменту через шлюз вызова.
Исключения в защищенном режиме.
Обработка аппаратных прерываний
Особенности обработки прерываний
Отсюда следует, что переключение задачи может вызвать
2. Этапы переключения задачи.
Иерархия памяти ЭВМ
1)      Общие сведения об оперативной памяти.
Назначение, основные характеристики
Объем – максимально возможное количество данных, которое один модуль способен хранить в себе в данный момент времени. Пропускная
Теоретические основы современной оперативной памяти
Микросхемы SDRAM
Схема обращения к ячейке памяти в самом общем случае может быть представлена следующим образом
Тайминги памяти
Интерфейс RS-232C
Рис.   Логические уровни интерфейса RS-232CИнтерфейс IEEE 1284
SPP), Enhanced Parallel Port (EPP
Инфракрасный интерфейс
IrDA 1.1 этот режим определяется как SIR (Standard Infra-Red). Кроме того, стандарт IrDA
Интерфейс USB
USB начинается с узла (host). Хост обладает интегрированным корневым концентратором (root hub), который предоставляет несколько
Интерфейсные модули и компоненты, используемые в современном персональном компьютере
Дисковые ВЗУ
Накопитель на жестком диске
Оптические запоминающие устройства.
Накопители на магнитооптических дисках
Устройства ввода-вывода информации
ЛЕКЦИЯ 14 Основные устройства ввода информации
Координатное устройство ввода («мышь»)
Дополнительные устройства ввода информации
Сенсорная панель
Цифровая камера
MIDI клавиатура
Конструктивные особенности наиболее распространенных мониторов
Акустическая система
Матричный принтер
Струйный принтер
Лазерный принтер
Подключение принтера к персональному компьютеру
Дополнительные устройства вывода информации Графопостроитель (плоттер)
Стерео очки
Принципы построения программного комплекса на базе