Учебное пособие Министерство общего и профессионального образования Российской Федерации Алтайский государственный технический



СодержаниеБоровцов Е.Г.
1. Структурная организация компьютеров
1.2 Функциональные блоки компьютера, и их назначение и взаимосвязь
1.3 Варианты структур компьютеров
1.4 Кодирование и представление информации в
1.4.2 Перевод чисел из одной системы счисления в другую.
1.4.3 Представление целых чисел в памяти
2. Логическая схема функционировании
3. Система команд процессора
3.1 Группа команд пересылки
3.2 Группа команд арифметических и логических
Сдвиг влево
3,3 группа команд переходов
3.4 Группа команд управления состоянием
4. Методы адресации памяти
Прямая (абсолютная) адресация
Относительная адресация
Индексная адресация
X = ((i -1) * Jmax * Kmax + (j -1) * Kmax + k-1) *Lэл, где i,j, k - индексы элемента.
Неявная адресация
5. Организация подпрограмм и прерываний
5.2 Механизмы передачи и возврата управления
Очевидно, что для того, чтобы начала выполняться последовательность команд, реализующая алгоритм подпрограммы, необходимо в прог
1.R (SP) - содержимое регистра R, называемого регистром связи, помещается в стек
3.ADR PC - адрес точки входа в подпрограмму, указанный в команде, помещается в программный счетчик.
5.3 Механизмы передачи параметров
5.3.1 Передача параметров через общую область памяти
3.2 Передача параметров через регистры процессора
5.3.3 Передача параметров через стек
5.3,4 Передача параметров через таблицу адресов параметров
Внешние аппаратные прерывания
Внутренние аппаратные прерывания
Программные прерывания
6. Организация систем на базе процессоров
6.2 Распределение адресного пространства
6.3 Система прерываний
Программные прерывания.
6.4 Организация ввода/вывода
6.5 Система адресации реального режима
6.6 Базовая система команд процессора
6.7 Пример программы на языке ассемблера