Применение протокола axi для микропроцессоров семейства "Эльбрус"
Вид материала | Документы |
- Проектирование вычислительных систем на основе микропроцессоров «Эльбрус», 24.16kb.
- Развитие архитектуры вычислительных комплексов серии «Эльбрус», 189.18kb.
- Классификация микропроцессоров, 39.04kb.
- Стоящее время вк «Эльбрус-3М1» обладает наивысшей производительностью в ряду вычислительных, 10.3kb.
- Программа по дисциплине "Технология микросхем и микропроцессоров" разработана на основе, 170.65kb.
- Положение семейства в системе органического мира. Общая характеристика семейства Астровые, 118.43kb.
- Самостоятельная работа 2 часа в неделю всего часов, 42.09kb.
- Разработка межкластерного коммутатора для организации многопроцессорного вычислительного, 99.46kb.
- Комплекс технических и программных средств, предназначенный для автоматизации подготовки, 1459.97kb.
- И. М. Сеченова Научные руководители: доктор фармацевтических наук, 288.31kb.
Применение протокола AXI для микропроцессоров семейства "Эльбрус"
Вараксин В.Н., г. Москва, ЗАО «МЦСТ»
Кожин Е.С. г., Москва, ЗАО «МЦСТ»
Кожин А.С. г., Москва, ЗАО «МЦСТ»
В силу того, что в современных системах на кристалле помимо процессоров размещаются также и системные контроллеры (контроллеры памяти, ввода/вывода, межпроцессорных линков, DSP-кластеров и другие), удается повысить быстродействие и сократить энергопотребление. Вместе с тем системы становятся более сложными, что приводит к дополнительным трудностям при их проектировании и отладке. Один из методов борьбы с возникающими проблемами — стандартизация внутренних интерфейсов.
Наибольшее распространение в этой области сейчас получил протокол AMBA AXI, разработанный компанией ARM. Он универсален, легко масштабируется и прост в реализации. Благодаря повсеместному применению, этот протокол удобно использовать в случае, если над одним проектом работает несколько предприятий.
В проекте «СБИС МП» была создана первая микросхема ЗАО «МЦСТ», в которой используется данный протокол. Он реализуется отдельным AXI-контроллером, осуществляющим связь между DSP-кластером QELcore-09, разработанным ГУП НПЦ «Элвис», и универсальной частью на базе CPU с архитектурой «Эльбрус». Поддерживается два типа транзакций. Первый тип, IO-транзакции, инициируются от master-интерфейса CPU к slave-интерфейсу DSP. Второй тип, DMA-транзакции, инициируются DSP-кластером, а CPU является ведомым.
На основании этой разработки было принято решение о внедрении протокола AXI в будущих проектах. Предлагалось в первую очередь использовать его в тех контроллерах, где, как и в «СБИС МП», осуществляется простой DMA/IO обмен - контроллере ввода/вывода и контроллере оперативной памяти. В данном случае AXI использовался как интерфейс между системным коммутатором и самим контроллером. При разработке требовалось найти оптимальную конфигурацию протокола, основываясь на предыдущих решениях, и сохранить совместимость с существующей подсистемой ввода/вывода. В частности, была реализована полностью независимая работа каналов адресов и данных, приостановка потока данных, поддержка работы с маской, переменная длина пакетов и другие функции. Другой особенностью стало то, что контроллер разрабатывался без привязки к какому-либо конкретному проекту, поэтому некоторые элементы функциональности были не включены в устройство (например, работа с LAPIC или конфигурационными регистрами). В результате разработано RTL-описание устройства, а ряд тестов (как автономных, так и в составе всей системы) показал полную применимость AXI для решаемой задачи.
Ввиду своей универсальности и широким возможностям настройки протокол AXI также подходит для внедрения в качестве интерфейса между контроллером оперативной памяти и коммутатором запросов. Доказательством могут служить соответствующие IP-блоки, разрабатываемые такими фирмами как Synopsys, ARM и Cadence. Проведенное исследование и реализация требуемых устройств подтвердили возможность использовать AXI и для микропроцессоров архитектуры «Эльбрус». Главными особенностями разработки интерфейса контроллера памяти с использованием протокола AXI стали реализация буфера данных записи и поддержка составной операции «Чтение-Модификация-Запись». Последняя передается через канал WRITE вместе с пакетом данных из двух посылок по половине кэш-строки и отличается от команды «Запись» значением сигнала AWBURST, отвечающего за тип адресации. Если обычный запрос имеет инкрементальный тип, при котором запись происходит по последующим адресам, то для составной операции данные посылок из одного пакета накладываются друг на друга по заданной маске в буфере записи. Все задействованные сигналы описываются стандартом протокола AXI.
Таким образом, протокол AMBA AXI был успешно внедрен в качестве интерфейса различных системных блоков микропроцессоров архитектуры «Эльбрус». С учетом продолжающегося усовершенствованием стандарта (перехода на версию AXI4, введения расширения ACE с поддержкой когерентности в многоядерной системе) это подтверждает целесообразность его использования и в последующих разработках..