А. В. Комаров цифровые сигнальные процессоры

Вид материалаДокументы
Подобный материал:
1   ...   18   19   20   21   22   23   24   25   26

где: S0E – SPORT0 Enable (разрешение SPORT0), если S0E = 1, то SPORT0 разрешен, в противном случае – запрещен;

S1E – SPORT1 Enable (разрешение SPORT1), если S1E = 1, то SPORT1 разрешен, в противном случае – запрещен;

S1C – SPORT1 Configure (конфигурирование SPORT1), если S1C = 1, то разрешен последовательный порт, в противном случае разрешены FI, FO, IRQ0#, IRQ1#, SCLK1 (см. п. 1.12.2);

PWAIT – число состояний ожидания при обращении к внешней ПП.


П1.2. Data memory waitstate register (регистр числа состояний ожидания при обращении к внешней ПД)


Адрес регистра: 0x3FFE.


15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

0

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1



DWAIT


IOWAIT3

IOWAIT2

IOWAIT1

IOWAIT0

где: DWAIT – число состояний ожидания при обращении к внешней ПД;

IOWAIT0 - IOWAIT3 – число состояний ожидания при обращении к следующим диапазонам адресов адресного пространства ввода/вывода соответственно: 0x000-0x1FF, 0x200-0x3FF, 0x400-0x5FF и 0x600-0x7FF.


П1.3. SPORT0 autobuffer control register (регистр управления

автобуферизацией SPORT0)

Адрес регистра: 0x3FF3.



15

14

13

12

11 10 9

8 7

6 5 4

3 2

1

0

0

0

0

0













0

0




С




В

TIREG

TMREG

RIREG

RMREG

TBUF

RBUF