Анализ и исследование схем преобразователей напряжение-частота

Дипломная работа - Компьютеры, программирование

Другие дипломы по предмету Компьютеры, программирование

редставить в виде f = (R10+R11)(?UВХ/ R1R10C4UП-). Из этого выражения следует, что схема имеет линейную зависимость частоты f от входного напряжения с коэффициентом преобразования 100 Гц/В.

В предыдущих схемах основной вклад в ошибку преобразования (нарушение линейности зависимости частоты выходных импульсов от входного напряжения) вносило отличное от нуля время разряда интегрирующего "конденсатора, т. е. время сброса интегратора. Один из способов компенсации этого времени показан на рис. 1.6 . Схема работает с положительными значениями входных напряжений. Справедливо следующее выражение для частоты следования выходных импульсов: f=1/(T1+T2), где Т1-время интегрирования входного напряжения интегратором А1; Т2-время сброса интегратора. Если оба ОУ имеют незначительные напряжения смещения нуля и малые входные токи смещения, условие для сброса интегратора может быть представлено в виде

 

UОП = UС +UR2 = (1.6)

 

где U C и U R2- падения напряжений на конденсаторе С и резисторе R2 соответственно; UОП - опорное напряжение.

 

Рис. 1.6. Схема преобразователя с компенсацией времени сброса интегратора

 

Если сопротивление R2 выбрать таким, чтобы постоянная времени R2C была равна времени сброса интегратора Т2, то выражение (1.6) преобразуется к виду

 

или f=Uax=const.

Таким образом, частота выходных импульсов преобразователя пропорциональна среднему значению входного напряжения UBX даже в том случае, когда UBX изменяется с высокой скоростью. Однако при компенсации таким способом времени сброса следует учитывать тот факт, что изменение входного напряжения за время Т2 приведет к ухудшению параметров схемы. Поэтому такая компенсация эффективна лишь при медленно изменяющихся входных управляющих сигналах.

 

.3 Преобразователи с повышенной линейностью

 

Анализ простейших преобразователей напряжения в частоту показывает, что при построении схем с высокой линейностью передаточной характеристики необходимо руководствоваться следующими основными положениями:

используемый в режиме интегратора ОУ должен иметь большой коэффициент усиления при разомкнутой петле ОС и высокое входное сопротивление;

верхнее и нижнее значения порогового напряжения компаратора должны оставаться неизменными в процессе работы схемы, для чего следует применять высоко-стабилизированный источник отрицательного напряжения питания и ОУ с низким входным напряжением смещения и малым дрейфом;

скорость нарастания выходного напряжения интегратора должна быть достаточно высокой, чтобы обеспечить быстрое время разряда интегрирующего конденсатора. Следует отметить, что выполнение последней рекомендации наиболее важно, поскольку время сброса вносит максимальный вклад в точность преобразователя.

Ниже приведено несколько практических схем преобразователей напряжения в частоту с высокой линейностью, дан их краткий анализ. Особенность схемы преобразователя, изображенной на рис. 1.7,а, заключается в том, что времена заряда и разряда интегрирующего

конденсатора С1 в схеме равны; это обеспечивает симметричность выходных импульсов и позволяет в определенных пределах скомпенсировать время включения транзистора VT1, коллекторный ток которого разряжает этот конденсатор.

 

Рис. 1.7. Преобразователи с линейностью передаточной характеристикой 0,1% (а) и 0,2% (б)

 

Для того чтобы времена нарастания и спада напряжения на выходе интегратора были равны между собой, необходимо выполнение условия R1/R2=l + R3/R4. Однако в этом выражении не учтено отличное от нуля значение времени задержки включения транзистора VT1, которое может существенно нарушить симметрию выходных импульсов верхнего предела рабочего диапазона частот преобразователя (в данном случае 100 кГц). Кроме того, на таких частотах время задержки значительно ухудшит линейность преобразования.

Для компенсации влияния транзистора VT1 на линейность передаточной характеристики в схеме использована фазосдвигающая цепь R5C2R6, включенная между интегратором и компаратором напряжения. На низких частотах (при малых входных напряжениях) влиянием конденсатора С2 на выходной сигнал можно пренебречь, и фазосдвигающая цепь работает как обычный резисторный делитель. С повышением рабочей частоты сопротивление конденсатора уменьшается, и большая часть выходного напряжения интегратора поступает на вход компаратора, вызывая тем самым более раннее переключение последнего. При соответствующем выборе номиналов этой цепи задержка включения транзистора VT1 может быть полностью скомпенсирована. Использование транзистора VT1 в инверсном режиме также способствует повышению качества преобразования, поскольку при таком включении уменьшается падение напряжения коллектор-эмиттер транзистора в насыщенном состоянии.

Предложенная схема имеет хорошие температурные характеристики, так как положительный температурный коэффициент по напряжению стабилитронов компенсирует отрицательный коэффициент прямо смещенных р-n-переходов транзистора. С номиналами элементов, указанными на рис. 1.7,а, при изменении входного напряжения от 0 до 10 В частота выходных импульсов изменяется от 0 до 40 кГц (линейность в пределах 0,1 %). Следует отметить, что для достижения такой линейности необходимо, чтоб