Канал последовательной связи на основе МС 8251
Информация - Радиоэлектроника
Другие материалы по предмету Радиоэлектроника
Министерство образования Российской Федерации
Институт переподготовки кадров
Уральского государственного технического
университета
Кафедра микропроцессорной техники
Курсовой проект
ТЕМА: Канал последовательной связи на основе МС 8251
Пояснительная записка
Руководитель доц., к.т.н.И.Е. Мясников
Слушатель гр. СП-923 А.С.
2001г.
Содержание
1. Введение (постановка задачи)
2. Состав контроллера последовательного интерфейса
- Регистр буфера передатчика (THR).
- Регистр буфера приёмки (RBR).
- Регистр буфера младшего байта делителя (Divisor Latch LSB).
- Регистр буфера старшего байта делителя (Divisor Latch MSB).
- Регистр разрешения прерываний (IER).
- Регистр идентификации прерывания (IIR).
- Регистр управления линией (LCR).
- Регистр управления модемом (MCR).
- Не используемый регистр (Scratch Register).
3.Последовательная передача данных
4. Протокол последовательной связи.
5. Общие сведения о интерфейсе RS232С
6. Таблица 1.5 Функции сигнальных линий интерфейса RS232C.
7. Таблица 1.6 Основные линии интерфейса RS232C.
8. Виды сигналов
9. Усовершенствования
10. Тестирование канала RS232C
11. Использованная литература
Введение
Контроллер последовательного интерфейса предназначен для обеспечения связи по протоколу RS232C.
В настоящее время известны и другие реализации этого контроллера, как совместимые с рассматриваемым адаптером, так и не совместимые.
Реализация контроллера RS-232C выполнена на основе МС 8251.
Следует отметить, что основное внимание уделялось основным принципам управления самого контроллера и практически не рассматривались вопросы взаимодействия с модемом и другим периферийным оборудованием использующим этот контроллер.
Постановка задачи
Составить структурную схему RS-232C; описать состав контроллера последовательного интерфейса и протокол последовательной связи, устройства для тестирования RS-232C.
Состав контроллера
последовательного интерфейса.
В состав контроллера последовательного интерфейса входят следующие регистры:
- Регистры буферов приёмника и передатчика,
- Регистры разрешения и идентификации прерываний,
- Регистры управления и состояния линии,
- Регистры управления и состояния модема,
- Регистры буфера делителя генератора.
В таблице 1.1 приведены адреса всех программно доступных регистров. Адреса в этой таблице даны относительно базового адреса контроллера.
Таблица 1.1
АдресОперацияРегистр DLAB0WБуфер передатчика(THR)00RБуфер приёмника (RBR)00R\WМладший байт буфера делителя (Division Latch MSB)11R\WСтарший байт буфера делителя (Division Latch MSB)11R\WРегистр разрешения прерывания (IER)02RРегистр идентификации прерывания(IIR)X3R\WРегистр управления линией (LCR)X4R\WРегистр управления модемом (MCR)X5RРегистр состояния линии (LSR)X6RРегистр состояния модема (MSR)X7R\WНеиспользуемый регистр (Scratch Register)X
Базовый адрес контроллера в зависимости от номера контроллера располагается в сегменте данных BIOS и приведён в таблице 1.2
Таблица 1.2
Номер контроллераАдрес в сегменте BIOSНомер прерыванияCOM10040:0000IRQ4 (INT 0Ch)COM20040:0002IRQ3 (INT 0Bh)COM30040:0004Не фиксированCOM40040:0006Не фиксирован
Таблица 1.2 содержит адреса полей в области данных BIOS, в которых расположены базовые адреса контроллеров последовательного интерфейса. Базовые адреса контроллеров заносятся в сегмент данных BIOS программой POST (Power On Self Testing) при проверке после включения электропитания. Программа POST помещает базовые адреса контроллеров последовательно один за другим. Это означает, что между значащими полями не может быть нулевого поля.
Рассмотрим подробно назначение и содержимое регистров контроллера последовательного интерфейса.
Регистр буфера передатчика (THR). Имеет адрес 0 относительно базового адреса контроллера. Данный регистр доступен только по записи и при значении бита разрешения доступа к делителю (DLAB) в регистре управления линией (LCR), равном 0. Регистр THR содержит восемь битов данных (бит 0 является младшим значащим разрядом и посылается первым в канал передачи).
Регистр буфера приёмки (RBR). Имеет адрес 0 относительно базового адреса контроллера. Этот регистр доступен по чтению(IN) и при значении бита разрешения доступа к делителю(DLAB) в регистре управления линией (LCR),равном 0. Регистр RBR содержит восемь битов данных (бит 0 является младшим значащим разрядом и принимается первым из канал передачи).
Регистр буфера младшего байта делителя (Divisor Latch LSB).
Регистр имеет адрес 0 относительно базового адреса контроллера. Этот регистр доступен по чтению и записи только при значении бита разрешения доступа к делителю (DLAB) в регистре управления линией (LCR), равном 1. При записи в этот регистр нового значения делитель перезагружается немедленно.
Регистр буфера старшего байта делителя (Divisor Latch MSB).
Регистр имеет адрес 1 относительно базового адре?/p>