Видеоконференции в сети INTERNET

Информация - Компьютеры, программирование

Другие материалы по предмету Компьютеры, программирование

?бор микросхемы из системного контроллера ( активный низкий уровень)ERRвыходная индикация фреймов и декодирования ошибок ( активный низкий уровень)EVTиндикация возможности установки данных нового кадра( активный низкий уровень)B7:0шина передачи данных к принимающему буферуА14:0адресная шина к принимающему буферуWSзапись строба для принимающего буфера ( активный низкий уровень)BCSВыбор принимающего буфера ( активный низкий уровень)BENразрешение выдачи на буфер ( активный низкий уровень)ТСКтестовая тактовый сигнал JTAGТМCвыбор режима JTACTDII/P данные JTACTDOО/Р данные JTACTRCTсброс JTACТОЕперевод всех в импедансное состояние ( активный низкий уровень)RESсброс питания ( активный низкий уровень)VP2615DIN 7:0этот порт используется для ввода квантованных значений данных и управляющей информации, его функции определяют DMODE 3:0, данные тактируются фронтом DCLKDMODE3:0управляющий вход для DIN 7:0, данные тактируются фронтом DCLKDCLKсигнал используется для стробирования данных на входах DIN и DMODE. Может запрещаться подачей WAIT STATE на DMODЕ, может получаться делением SYSCLKYUV7:0входная шина данных пикселей в формате YUV блока с частотой равной четвери SYSLCKVPIXсинхронизирующие выходные импульсы с периодом более чем удвоенный частотой SYSCLK, который позволяет работать с данными пикселей через YUV портMBOUTсинхронизирующий выход с периодом больше чем макроблок и переходящей на высокий уровень по последнему пикселю макроблока. В конце макроблока MBOUT переходит в низкий уровень до следующего макроблока.FRMOUTсинхронизирующий выход, принимающий высокое значение при новом фрейме и сигнализирующий о новой фрейме для YUV порта. Он имеет высокое значение до последнего выходного пикселя. FRMOUT переходит в низкий уровень до начала нового фреймаFS 15:0 шина данных для записи и чтения внешнего DRAM фреймаADR7:0адресная шина , управляющая внешним DRAM фреймомRASвектор адресного строба, управляющая внешним DRAM фреймомCasуправление стробом адресов строк внешним DRAM фреймомRW1управление записью / чтения внешнего DRAM1RW2 управление записью / чтения внешнего DRAM2ОЕ1разрешение вывода внешнего DRAM 1 или ADR8, если используется DRAM 256 KОЕ2разрешение вывода для внешнего DRAM 2 или ADR8, если используется DRAM 256 KCBUS7:0двунаправленная шина данных, используемая микропроцессором. Данные CSTRвходной строб данных и выхода порта CBUSCENпри низком состоянии этого вывоза порт CBUS может использоваться для ввода вывода данныхCADRпри высоком уровне сигнал на CBUS определяется как данные, при низком, как инструкцииSYSCLKсистемная тактовая частота, максимум 27 МГц, может варьироваться от 35 % до 65% на каждый период. Все внешние тактовые частоты получаются делением этой частоты.RESETактивный низкий уровень. При использовании в течение операции все данные фреймом будут потеряны. ТСК -тестовая частота для JTAGТМSвыбор режима JTACTDII/P данные JTACTDOО/Р данные JTACTRSTвывод сброса JTACVP510R7:0беззнаковые данные красного, диапазон может изменяться при помощи таблицы ОЗУG7:0беззнаковые данные красного, диапазон может изменяться при помощи таблицы ОЗУB7;0беззнаковые данные красного, диапазон может изменяться при помощи таблицы ОЗУY7:0беззнаковые входные или выходные данные яркости, диапазон определяется пользователем. С7:0 двухкомпонентные или знаковые бинарные данные , мультиплексированые монохромно, диапазон определяется пользователемD7:0шина данных хоста, используемая для чтения записямиА4:0 шина адреса хоста, коэффициенты матрицы и управляемые регистры CLKвнешнее тактовая частота, все входы и выходы тактируются фронтомHREFгоризонтальная или композитная частота, используемая как индикатор начала линии и вырезаемая КИХ фильтрамиHDLYзадержка входного HREF на 39 периодов для коррекции сигнала с выхода фильтраFIфлаг входа определяется пользователем, не управляется изнутриFOзадержка FI на 39 периодов для коррекции выходного сигнала фильтраCRIвход, показывающий допустимость яркостных и цветоразностных данных CROвыход , который показывает появление яркостных и цветоразностных данных на выходных выводов OENразрешает третье состояние шины при низких уровняхCSвыбор схемы с хоста системы ( активно низкий)RDзапрос на хост на чтение матричный коэффициентов и счетчика ОЗУ ( активный низкий)WR запрос с хоста на запись устройства ( активный низкий)RESасинхронный сброс, используемый для инициализации устройства

VP520S Y7:0входная выходная шина яркостейC7:0входная выходная шина цветоразностейМ7:0входная выходная шина макроблоковD15:016 битная шина данных для DRAM фреймовA7:0мултиплексированная адресная шина для DRAMА8:0сигнальный бит адреса более значимый бит адреса или второй CasRASстрочный строб для DRAMCASвертикальный строб для DRAMR/Wсигнал чтения /записи для DRAMHREFчастота синхронизации горизонтальнаяVREFчастота синхронизации вертикальнаяCREFвход или выход CREFFREFвходной или выходной индикатор поля HBLNKвыход горизонтального блинкаCSYNCкомпозитный выход синхронизацииCLMPопределяет уровень черного каждый период для АЗПVRSTидентификатор начала фреймаFRSTиндикатор поляREQYUVприем макроблоков из декодераNCLKстроб ввода/вывода макроблокаFSIGсигнал начала готовности фремаCSLKсистемная тактовая частота для систем Pal/NTSC 27 МГцHD7:0шина данных хоста HA3:0шина адреса контроллера хостаRDстро чтения с хоста, активный низкий уровень)WRстроб записи нахост активный низкий уровеньCERразрешение о стробирования ( актRSTсброс питанияTDII/P данные JTAGTDOO/P данные JTAG ТМSвыбор режима JTACTDII/P данные JTACTDOО/Р данные JTACTRSTвывод сброса JTAC

 

 

 

 

Предельно допустимые значения

 

VP 2615VP 2614VP 520Напряжение питания VDD-0,5 V до 7,0 V -0,5 V до 7,0 V -0,5 V до 7,0 V Входное напряжение V in-0,5 V ?/p>