Устройство синхронизации информационных импульсов, поступающих в произвольные моменты времени, с бли...

Реферат - Радиоэлектроника

Другие рефераты по предмету Радиоэлектроника

p>

0

0

1

0

01

*

*

1

1

1*

1

1

0

*

*1

0

*

*

*

1*

1

1

1

1

*1

1

1

*

*

1*

*

*

1

1

01

1

1

1

1

10

0

0

0

0

00

1

1

1

0

00

0

1

1

1

00

0

0

1

1

10

0

1

1

0

00

*

*

*

1

11

1

1

1

*

*1

1

*

*

1

1*

*

1

1

0

*1

1

0

*

*

**

*

1

1

1

11

1

1

1

1

11

1

1

1

1

10

1

1

1

0

00

0

1

1

1

00

0

0

1

1

10

0

0

1

1

00

*

*

1

1

11

1

1

0

*

*0

0

*

*

*

11

1

1

1

1

*1

1

1

*

*

**

*

*

1

1

1

 

 

 

 

*10**01*111011100**00**000000000********1*1111*11**11**11**10**0

 

 

y = ?1?3 v x1x2?2 v x2?2?3 v x1x2?2?3 S1 = x1 v ?3

 

 

*11**11**10**01**********11*1111********1******11**11**111010011

 

 

 

 

 

 

 

 

 

 

R1 = x2 v ?3 S2 = ?3 v x2 v ?1x1

 

 

*11**11*01111110**********1*11***01**10*1*******1**1****11111111

 

 

 

 

 

 

 

 

 

R2 = x2 v ?2 S3 = x2 v ?2 v ?3

 

*1****1*011111110**01**1********

 

 

R3 = x1 v ?1 v x2?2

 

 

 

 

 

Схема синтезированного конечного автомата

 

Выбор метода обеспечения контролепригодности

 

Для повышения контролепригодности разрабатываемого устройства можно предусмотреть ряд мер:

 

1) Обеспечение простоты начальной установки элементов памяти.

В схеме должна обеспечиваться возможность установки всех элементов в начальное состояние. Таким образом, в схеме должна присутствовать функция сброса (Reset)

 

2) Улучшения характеристик управляемости и наблюдаемости можно достичь за счет обеспечения доступа к ключевым точкам схемы.

Это достигается использованием элементов с тремя состояниями.

 

3) Наличие цепей обратной связи существенно усложняет процедуру генерации теста и моделирования неисправностей, поэтому нужно обеспечить возможность разрыва цепей обратной связи.

Преобразование схемы устройства для обеспечения контролепригодности.

Составление временной диаграммы работы устройства, анализ правильности функционирования

 

Представим в оболочке OrCAD системы логических уравнений, полученных в результате минимизации.

 

Полученная в результате схема представлена на рисунке:

Схема автомата в оболочке OrCAD,

 

Временные диаграммы работы этой схемы приведены на следующем рисунке.(Низкий уровень логический 0, высокий логическая единица):

 

Временные диаграммы

 

По временным диаграммам видно, что смоделированная логическая схема функционирует правильно.

 

 

Техно

логияТипСерияПараметрРпот, мВтtр. тип, нсtр. макас, нсЭпот., пДжБ

и

п

о

л

я

р

н

ы

еТТЛ (Si)

быстродействующие130

К13122

226

610

10132

132ТТЛ (Si)

СтандартныеК133

КМ133

К155

КМ15510

10

10

1010

10

10

1022

22

22

22100

100

100

100ТТЛ (Si)

Маломощные13413310033ТТЛШ (Si)

быстродействующие530

КР531

КМ53119

19

193

3

35

5

557

57

57ТТЛШ (Si)

маломощные533

К555

КМ5552

2

29,5

9,5

9,520

20

2019

19

19ТТЛШ (Si)

быстродействующие

усовершенствованные1531

КР15314

43

26

3,912

8ТТЛШ (Si)

маломощные

усовершенствованныеКР153314114ЭСЛ (Si)100

К500

К150025

25

402

2

0,752,9

2,9

0,7550

50

30Уни

по

ляр

ныеКМОП (Si)К561

564

1564

КР15540,0025 на 1 МГц45

45

10

3,5200

200

45

170,1

0,1

0,025

0,008НОПТШ (GaAs)К65003..60,10,420,3..0,6Примечания.

Рпот.- средняя потребляемая мощность.

tр. тип, tр. макас.- время задержки распространения сигнала типовое, максимальное.

Эпот.- потребление энергии на один бит информации (энергия переключения).

 

 

Серия ИСПараметрГлубина схемыСложность схемы130, К1311003К1341080К133, КМ133458К155, КМ155458К555, КМ555204053320405302004КР531, КМ5312004КР15339080153116620КР153125620100, К5003443К150013332К561532000564, 1564532000КР15545832000К6500238020

Анализ таблицы показывает, что из рассмотренных серий ИМ для реализации синтезируемого автомата могут быть использованы все серии, кроме 130, К131, 530, КР531, КМ531, 100, К500, К1500.

Выберем серии КР1531, 1531. , &