Счетчик циклического процесса

Контрольная работа - Компьютеры, программирование

Другие контрольные работы по предмету Компьютеры, программирование

?едставления числа В=3 в двоичном коде.

Числа в счетчике представляются определенными комбинациями состояний триггеров. При поступлении на вход очередного уровня логической единицы в счетчике устанавливается новая комбинация состояний триггеров, на единицу большая предыдущего числа.

 

 

 

 

 

Рисунок 2 - УГО счетчика

 

Приведем назначение выводов счетчика:

,14 - входы счётные;

,3 - входы установки 0;

,9,8,11 - выходы;

- Un;

- общий;

,6,7,13 - не задействованы.

Так как промышленностью выпускаются счетчики с минимальным коэффициентом пересчета, равным 16, то выбираем простейшую микросхему К155ИЕ5.

 

 

 

 

 

 

 

 

Рисунок 3. Схема подключения счетчика

 

Так как ёмкость выбранного счётчика равна 16 и превышает значение В=3, то необходимо сделать так чтобы счётчик сбрасывался в 0 после каждого третьего импульса. Для этого необходимо входы установки нуля подключить к выходам с весовым коэффициентом 1,2.

 

2.4 Синтез КЛС

 

При выполнении умножения чисел А и В образуется два частичных произведений:

первое частичное произведение, представленное разрядами А3В1, А2В1, А1В1. При умножении числа А на первый разряд В1 сомножителя В.

второе частичное произведение, представленное разрядами А3В2, А2В2, А1В2. При умножении числа А на второй разряд В2 сомножителя В.

Следует реализовать технические разряды перечисленных первого и второго частичных произведений с помощью коньюкторов (логических элементов И).

 

 

Y3

 

 

 

 

 

 

 

 

 

 

 

 

B1=1 B2=1

Рисунок 4. Схема КЛС

 

2.5 Выбор регистра

 

При умножении числа А на число В видно что второе частичное произведение сдвинуто по отношению к первому на один разряд. Для выполнения функции сдвига в схеме следует выбрать регистр из предложенного набора ИМС типа К155ИР13.

 

 

К155ИР13

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Рисунок 5. УГО регистра

 

Приведём назначение выводов ИМС:

,2,3 - входы выбора режима (последовательный, параллельный вход);

- вход информации при сдвиге вправо;

- вход информации при сдвиге влево;

,5,9,17,19,21 - входы информационные;

,6,8,10,14,16,18,20 - выходы;

-вход синхронный;

- общий;

- вход сброса;

- Un;

 

 

DD9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Рисунок 6. Схема подключения регистра сдвига

 

Сдвигающий регистр работает в трёх режимах: Запись, Хранение, Сдвиг. В схеме цифрового умножителя используется два режима Запись и Сдвиг.

Для осуществления режима Записи необходимо на входы выбора режима подать логического 0: S0=0, S1=0.

На информационные входы D0…D2 необходимо подать частичное произведение подлежащее сдвигу, неиспользуемые информационные входы следует закоротить и подключить на корпус.

Для осуществления режима Сдвига необходимо на входы выбора режима подать следующие логические сигналы: S0=0, S1=1.

Так как сдвиг частичного произведения осуществляется влево, то на вход DL необходимо подать сигнал логической 1, а на вход DR подать сигнал логического 0.

На вход установки нуля необходимо подать пассивный сигнал R=0.

 

2.6 Выбор сумматора

 

Для получения результата умножения чисел А и В необходимо сложить два частичные произведения. Количество частичных произведений зависит от разрядности числа В.

Так как любое цифровое устройство выполняет действия над двумя операндами для сложения двух частичных произведений, требуется один сумматор.

Выберем из предложенного набора ИМС, выберем сумматор типа К155ИМ3.

 

К155ИМ3

 

 

 

 

 

 

Рисунок 7. УГО сумматора

 

Приведем назначение выводов микросхемы:

- вход переноса;

, 11, 8, 7, 3, 4, 1, 16 - входы слагаемых;

- общий;

, 6, 2, 15 - выходы суммы;

- Un;

- выход переноса.

 

3. Краткое техническое описание

 

Все цифровые устройства выполняют действия над величинами представленными в двоичной системе счисления, поэтому А и В должны быть преобразованы из десятичной системы счисления в двоичную.

Преобразование числа А выполняет шифратор У1, выполненный на микросхемах DD1 типа К155ЛА3, DD2 типа К155ЛА3, DD3 типа К155ЛА3, DD4 типа К155ЛА3, DD5 типа К155ЛА2, DD6 типа К155ЛА1.

Для преобразования числа В используется счётчик У2, выполненный на микросхеме DD7 типа К155ИЕ5.

Так как В имеет два двоичных разряда, то необходимо сформировать два частичных произведения. С этой целью используются схемы КЛС У3, выполненные на микросхемах DD8 типа К155ЛИ1, DD9 типа К155ЛИ1.

Произведение представляет собой сумму двух частичных произведений. При этом второе частичное произведение сдвинуто влево относительно первого на один разряд, этот сдвиг осуществляется регистром У4, выполненного на микросхеме DD10 типа К155ИР13.

Для получения произведения необходимо сложить два частичных произведения. С этой целью используется один сумматор У5, выполненный на микросхеме DD11 типа К155ИМ3.

Результат умножения двух чисел формируется в параллельном коде, а по условию требуется выдать его в линию в последовательном коде. Для