Разработка лабораторного макета для исследования мультиплексоров
Курсовой проект - Компьютеры, программирование
Другие курсовые по предмету Компьютеры, программирование
индикации
Ом.
Таким образом, резисторы для блока индикации выбираем типа МЛТ-0,5-300 Ом.
4. РАЗРАБОТКА ПРИНЦИПИАЛЬНОЙ СХЕМЫ ЛАБОРАТОРНОГО МАКЕТА
4.1 Мультиплексор 4-1 на логических элементах
Схема мультиплексора показан на рис. 4.1. Здесь хг- х4 - входные шины, на которые поступают одноименные входные сигналы. Код управляющего сигнала принят двухразрядным; он передается по шинам / и 2. На каждой из этих шин значение сигнала может соответствовать либо уровню логического О, либо уровню логической 1. Двухразрядным кодом можно передавать четыре комбинации сигналов на шинах 1 и 2: [00] (0 - на шинах 1 и 2), [01], [11] \ и [10]. Сигналы, передаваемые по шинам 1 и 2, должны управлять конъюнкторами У3-У6 выходного дешифратора. Поскольку при логическом 0 на входе выходной сигнал конъюнктора не может принимать значение логической 1, то в схеме мультиплексора приходится предусматривать инверторы У1 и У2 вырабатывающие логическую 1 на выходе при логическом 0 на соответствующей шине управляющего кода. Пусть при управляющем коде [00] сигнал на выходную шину у должен передаваться с сигнальной шины х1 при управляющем коде [01]- с сигнальной шины х2 и т. д. Такая передача сигнала обеспечивается благодаря следующим переключениям в мультиплексоре: при управляющем коде [00] логический 0 присутствует на втором (втором сверху на рис. 9.15) входе конъюнктора У6, втором и третьем входах конъюнктора Уь и третьем входе конъюнктора У4. Если логический 0 присутствует хотя бы на одном входе конъюнктора, то согласно табл. 4.2 на его выходе не может быть логической 1 независимо от сигналов на остальных входах конъюнктора. Поэтому на выходы конъюнкторов У4-У6 логическая 1 передаваться не может. Однако при указанном коде [00] на выходах инверторов У1 и У2 сигнал равен логической 1. Соответственно логическая 1 подается на второй и третий входы конъюнктора У3. Если на шине xt действуют входные импульсы, то они через конъюнктор У3 передаются на выход у. При смене кода, например, на [01] сигналы на выход поступают через конъюнктор У4 со входной шины х2 и т. д.
Данный мультиплексор нетрудно сделать синхронным, используя конъюнкторы У3-У6 с дополнительными (четвертыми) входами, которые следует подключить к источнику синхронизирующих импульсов.
Рисунок 4.1 - Схема электрическая принципиальная мультиплексора на логических элементах.
4.2 Мультиплексор 8-1 на интегральных микросхемах
Мультиплексор 8-1 в интегральном исполнении можно выполнить на базе микросхемы КР531КП15. Ее условно - графическое обозначения и назначения выводов приведено на рисунке 4.2.
Рисунок 4.2 - УГО микросхемы КР531КП15
4.3 Каскадное наращивание мультиплексоров
Расширить разрядность мультиплексора можно включая их так как показано на рисунке 4.3.
Рисунок 4.3- Схема электрическая принципиальная увеличения разрядности мультиплексоров.
Таким образом, принципиальная схема лабораторного макета примет вид, показанный на чертеже в графической части проекта.
5. КОНСТРУКЦИЯ МАКЕТА
На основании структурной схемы лабораторного макета, показанной на рис. 1.1, а также разработанной принципиальной схемы макета можно схематически представить вид передней панели макета.
Детальная схема расположения основных устройств на панели макета будет приведена в графической части проекта.
Рисунок 5.1 - Вид передней панели лабораторного макета
6. РАЗРАБОТКА ОСНОВНЫХ ПОЛОЖЕНИЙ МЕТОДИЧЕСКИХ УКАЗАНИЙ ДЛЯ ПРОВЕДЕНИЯ ЛАБОРАТОРНОЙ РАБОТЫ
Целью данной лабораторной работы будет:
экспериментальное подтверждение материала, полученного на лекционных занятиях
исследование работоспособности мультиплексоров
приобретение навыков самостоятельного построения мультиплексоров на логических мэлементах и интегральных микросхемах.
6.1 Общие положения
Мультиплексором называют устройство, предназначенное для передачи сигналов с любого из входов на одну общую выходную шину. Вход, с которого сигнал передается на выход, выбирают в зависимости от значения управляющего сигнала, задаваемого, например, в виде параллельного цифрового кода. Таким образом, задача, решаемая мультиплексором, по существу обратна задаче, которую решает распределитель.
Мультиплексор 4-1 на логических элементах .
Схема мультиплексора показан на рис. 4.1. Здесь хг- х4 - входные шины, на которые поступают одноименные входные сигналы. Код управляющего сигнала принят двухразрядным; он передается по шинам / и 2. На каждой из этих шин значение сигнала может соответствовать либо уровню логического О, либо уровню логической 1. Двухразрядным кодом можно передавать четыре комбинации сигналов на шинах 1 и 2: [00] (0 - на шинах 1 и 2), [01], [11] \ и [10]. Сигналы, передаваемые по шинам 1 и 2, должны управлять конъюнкторами У3-У6 выходного дешифратора. Поскольку при логическом 0 на входе выходной сигнал конъюнктора не может принимать значение логической 1, то в схеме мультиплексора приходится предусматривать инверторы У1 и У2 вырабатывающие логическую 1 на выходе при логическом 0 на соответствующей шине управляющего кода. Пусть при управ