Проектирование КЭШ-памяти

Реферат - Компьютеры, программирование

Другие рефераты по предмету Компьютеры, программирование

вка работы по алгоритму замещения Least Recently Used.

 

Шины:

 

[Address32] 32-разрядный адрес, поступающий с шины адреса;

[Atag] тэг, старшие 20 бит 32-разрядного адреса (биты с 12 по 31);

[Aidx] индекс, 7-разрядный код, выделенный из 32-разрядного адреса (биты с 5 по 11);

A[3] 3-ий бит 32-разрядного адреса;

A[4] 4-ый бит 32-разрядного адреса;

[Data64] 64-разрядная внешняя шина данных;

[Data256] 256-разрядная внутренняя шина данных;

LWays текущее направление (0,1,2,3).

 

Соединительные (не имеющие назначения):

 

Res, X, Y.

 

 

Заключение

 

В данном курсовом проекте при разработке блока микропрограммного управления использовался смешанный автомат на жёстком и микропрограммном управлении, что позволило сократить объём используемой памяти ПЗУ микрокоманд и повысить быстродействие.

К выполненному проекту прилагается программа моделирующая работу кэш-памяти инструкций, позволяющая наглядно проследить все процессы выполнения.

Разработанная схема

 

 

 

Список использованной литературы

 

 

 

  1. Гук М., Аппаратные средства IBM PC, Энциклопедия СПб: ПитерКом, 1999. 816с.: ил.
  2. Григорьев В.А., Микропроцессор i486. Архитектура и программирование (в 4-х книгах). Книга 2. Внутрення архитектура М., Гранал, 1993. - с. 382, ил. 54.
  3. Марголис А., Поиск и устранение неисправностей в персональных компьютерах. К.: Диалектика, 1994. 368с., ил.
  4. www.citforum.ru;
  5. www.InfoCity.kiev.ua;
  6. Петровский И.И., Прибыльский А.В., Логические ИС КР1533, КР1554. Справочник. Часть 2. Бином, 1993.
  7. Шульгин О.А. и др., Справочник по цифровым логическим микросхемам, Часть 1 и 2, М.: ИДДК, 1998.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ПРИЛОЖЕНИЯ