Курсовая: Синтез логических схем для хранения и переработки информации
Министерство народного образования и науки Колледж иностранных языков и международного бизнеса Университет иностранных языков и международного бизнеса
По курсу: Элементы и приборы вычислительной техники
Тема: Синтез логических схем для хранения и переработки информации.Выполнил: Сергеев Александр Владимирович
Гр. 989 Проверил: Кишинёв 2000- Синтез реверсивного десятиразрядного регистра сдвига на одну позицию. Использовать триггеры типа D. При сдвиге вправо в крайний разряд загружать единицу.
- Синтез асинхронного двоичного счётчика, выполняющего прямой счёт, с модулем счёта равным 26, используя триггеры типа D.
- Синтез синхронного двоичного счётчика, выполняющего обратный счёт, с модулем счёта равным 14, используя триггеры типа JK и логику И-НЕ.
- Синтез последовательного восьмиразрядного сумматора.
Задача№1
Синтез реверсивного регистра сдвига. Регистр на 10 разрядов. Использовать триггеры типа D.Решение
Регистры представляют собой узлы цифровых систем, предназначенные для записи и хранения двоичных кодов. Например: Если необходимо сложить два числа А и В, то необходима их предварительная запись в два регистра. А В Clk Рг. А Clk Рг. В Т. к. Схема регистра должна хранить двоичные цифры, а триггер предназначен для записи и хранения 0 или 1, то схема регистра должна содержать столько триггеров, сколько двоичных цифр необходимо хранить. Обычно регистры строят, используя триггеры типа D. Q D T Clk C QSL/R | t | t+1 | D2 | D1 | D0 | ||||
Q2 | Q1 | Q0 | Q2 | Q1 | Q0 | ||||
0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
0 | 0 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 |
0 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
0 | 0 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 0 |
0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
0 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 |
0 | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
0 | 1 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 |
1 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 1 |
1 | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 0 | 1 |
1 | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 1 | 0 |
1 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 |
1 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | 1 | 1 |
1 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | ||||||
OO | 1 | 1 | OO | 1 | 1 | OO | |||||||||||
O1 | 1 | 1 | O1 | 1 | 1 | O1 | |||||||||||
11 | 11 | 1 | 1 | 1 | 1 | 11 | 1 | 1 | |||||||||
1O | 1O | 1O | 1 | 1 |
Задача№2
Синтез асинхронного двоичного счётчика, выполняющего прямой счёт, с модулем счёта равным 26, используя триггеры типа D.Решение
Самыми простыми двоичными счётчиками являются асинхронные двоичные счётчики(АДС).Пусть к=3, тогда АДС с М=2^3 будет выглядеть: Представленная схема является схемой АДС, обеспечивающего суммирование входных импульсов ( с прымым счётом). Представленная временная диаграмма поясняет работу асинхронного 3-х разрядного счётчика. Таблица переходов для прямого счёта записывается так: 000 Младший триггер счётчика срабатывает по срезу входных 001 импульсов на линии clk. Как видно из диаграммы состояние 010 на выходе младшего триггера меняется после каждого среза 011 входных синхроимпульсов.Так как средний триггер 100 синхронизируется прямым выходом соседнего младшего 101 триггера, то состояние на его выходе будет менятся при 110 формировании среза на выходе Q0 .Так же как и на Q2 . 111 Преимуществом этой схемы является простота структуры,наряду с этим есть огромный недостаток: с ростом разрядности, то есть числа триггеров счётчика, возрастает суммарная задержка срабатывания самого старшего триггера счётчика, что означает необходимость уменшения частоты входных синхроимпульсов. Иначе говоря, в АДС невозможно обеспечить высокие рабочие частоты. Если вход синхронизации соседнего старшего триггера пдключить к обратному выходу соседнего триггера, то счётчик станет вычитающим. В этом случае говорят,что имеет место обратный счёт. Осуществим синтез заданного АДС: Определим количество триггеров log2 26=5. Переведём число 26 из десятичной системы счисления в двоичную: 262 = 110102 . Изобразим схему заданного АДС: Задача№3 Синтез синхронного двоичного счётчика, выполняющего обратный счёт, с модулем счёта равным 14, используя триггеры типа JK и логику И-НЕ.Решение
Используем триггеры типа JK. 1) Определим количество триггеров. M = log2 14 = 4 2) Строится таблица переходов счётчика. При этом ипсользуется таблица переходов соответствующего триггера. J = 1 запись 1 J = 0 хранение.Выход не K = 0 K = 0 меняется J = 0 запись 0 (сброс) J = 1 0 1 K = 1 K = 1 1 0Qt | Qt+1 | J | K |
0 | 0 | 0 | * |
0 | 1 | 1 | * |
1 | 0 | * | 1 |
1 | 1 | * | 0 |
Q3 | Q2 | Q1 | Q0 | Q3' | Q2' | Q1' | Q0' | J3 | K3 | J2 | K2 | J1 | K1 | J0 | K0 |
0 | 0 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | * | 1 | * | 0 | * | 1 | * |
1 | 1 | 0 | 1 | 1 | 1 | 0 | 0 | * | 0 | * | 0 | 0 | * | * | 1 |
1 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | * | 0 | * | 1 | 1 | * | 1 | * |
1 | 0 | 1 | 1 | 1 | 0 | 1 | 0 | * | 0 | 0 | * | * | 0 | * | 1 |
1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | * | 0 | 0 | * | * | 1 | 1 | * |
1 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | * | 0 | 0 | * | 0 | * | * | 1 |
1 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | * | 1 | 1 | * | 1 | * | 1 | * |
0 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | * | * | 0 | * | 0 | * | 1 |
0 | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 0 | * | * | 0 | * | 1 | 1 | * |
0 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 0 | * | * | 0 | 0 | * | * | 1 |
0 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 0 | * | * | 1 | 1 | * | 1 | * |
0 | 0 | 1 | 1 | 0 | 0 | 1 | 0 | 0 | * | 0 | * | * | 0 | * | 1 |
0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | * | 0 | * | * | 1 | 1 | * |
0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | * | 0 | * | 0 | * | * | 1 |
1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 | * | 1 | * | 1 | * | 1 | 0 | * |
1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | * | 1 | * | 1 | * | 1 | * | 1 |
OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | |||||||
OO | 1 | OO | * | * | * | * | OO | 1 | OO | * | * | * | * | |||||||||
O1 | O1 | * | * | * | * | O1 | * | * | * | * | O1 | 1 | ||||||||||
11 | * | * | * | * | 11 | 1 | 11 | * | * | * | * | 11 | 1 | 1 | 1 | |||||||
1O | * | * | * | * | 1O | 1 | 1 | 1O | 1 | 1O | * | * | * | * | ||||||||
J3 = Q2*Q1*Q0 | K3 = Q2*Q1*Q0 Q1*Q0 | J2 = Q1*Q0 | K2 = Q1*Q0 Q3*Q1 | |||||||||||||||||||
OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | OO | O1 | 11 | 1O | |||||||
OO | * | * | OO | * | * | 1 | OO | 1 | * | * | 1 | OO | * | 1 | 1 | * | ||||||
O1 | 1 | * | * | O1 | * | * | 1 | O1 | 1 | * | * | 1 | O1 | * | 1 | 1 | * | |||||
11 | 1 | * | * | 11 | * | * | 1 | 1 | 11 | 1 | * | * | 11 | * | 1 | 1 | * | |||||
1O | 1 | * | * | 1O | * | * | 1 | 1O | 1 | * | * | 1 | 1O | * | 1 | 1 | * | |||||
J1 = Q3*Q0 Q2*Q0 | K1 = Q0 Q3*Q2 | J0 = Q1 Q3 Q3*Q2 | K0 = 1 |
Решение
При сложении двоичных чисел на уровне I-го разряда необходимо учитывать двоичные цифры ai и bi, а также возможный перенос из соседнего младшего разряда. Элементарное устройство, выполняющее суммирование указанных двоичных цифр называется полным одноразрядным двоичным сумматором (ПОДС). Синтез ПОДС выполняется классическим путём, то есть начинается с таблицы истинности. Функции, описывающие выходы Si и Ci зависят от 3-х переменных ai, bi и ci ; поэтому таблица истинности будет выглядеть следующим образом:ai | bi | Ci-1 | Si | Ci | OO | O1 | 11 | 1O | ||
0 | 0 | 0 | 0 | 0 | O | 1 | 1 | |||
0 | 1 | 0 | 1 | 0 | 1 | 1 | 1 | |||
1 | 0 | 0 | 1 | 0 | ||||||
1 | 1 | 0 | 0 | 1 | Si = ai*bi*Ci-1 ai*bi*Ci-1 ai*bi*Ci-1 ai*bi*Ci-1 | |||||
0 | 0 | 1 | 1 | 0 | ||||||
0 | 1 | 1 | 0 | 1 | OO | O1 | 11 | 1O | ||
1 | 0 | 1 | 0 | 1 | O | 1 | ||||
1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | ||
Ci = ai*bi Ci-1*bi ai*Ci-1 |